使高频数字电路中的功耗量最小制造技术

技术编号:3418457 阅读:261 留言:0更新日期:2012-04-11 18:40
一种电路包括连接成用来接收相应的I↓[选通]和I↓[锁存]DC偏置电流的分频器。这一分频器将会在部分取决于这些DC偏置电流的某一频率上发生自谐振。对应的电流源为各个这些DC偏置电流提供可程控的幅度,并且因此能够影响自谐振频率和总体功耗量。在校准期间,使得分频器能够自谐振,并且操纵DC偏置电流来促使自谐振频率逼近某一目标频率。在将分频器的自谐振频率调谐到目标工作频率上时,能够有机会降低DC偏置电流并且仍然维持可靠的操作。在装置的使用时间期限内按照需要重复进行这一校准。

【技术实现步骤摘要】
【国外来华专利技术】

【技术保护点】
一种电路工作的方法(200),包括:测量数字电路的第一自谐振频率(202);和调节施加给所述数字电路的第一偏置电流(204),以产生逼近工作频率的第二自谐振频率;其中,所述数字电路所需的功率在从所述第一到第二自谐振频率的操作期间减小。

【技术特征摘要】
【国外来华专利技术】...

【专利技术属性】
技术研发人员:H威瑟C沃彻
申请(专利权)人:皇家飞利浦电子股份有限公司
类型:发明
国别省市:NL[荷兰]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利