脉冲幅度分析器制造技术

技术编号:3412100 阅读:205 留言:0更新日期:2012-04-11 18:40
一种脉冲幅度分析器,其中包括:五级电平比较器,由五只CMOS运算放大器构成五级电平比较器;一逻辑电路,该逻辑电路是由与非门组成,其输入端与五级电平比较器的输出端连接;一输出控制电路,该输出控制电路是由与非门组成,其输入端与逻辑电路的输出端连接,并通过外接V#-[REF]电平控制脉冲幅度分析器输出的电平;3 us宽基准脉冲,该电路由D触发器和非门组成,其输入端与电平比较器L#-[1]输出端连接;3 us宽峰保恢复信号,该电路由D触发器和非门组成,其输入端与3 us基准脉冲电路连接;级联控制端J#-[i]和J#-[o],J#-[i]外接输入经非门与逻辑控制电路连接,J#-[o]级联输出端。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及一种将多级电平比较和数字逻辑电路合在一起单片集成的多道脉冲幅度分析器
技术介绍
多道脉冲幅度分析器一般由多级电压比较器、数字逻辑电路、脉冲整形电路以及它们的时序电路组成,其多级电压比较器一般为TTL双极型工艺生产的高速运算放大器或电压比较器,其余电路则为CMOS数字电路。这种脉冲幅度分析器不仅道数无法扩大,而且功耗大,体积大。如果采用ADC模块和微机处理技术设计多道脉冲幅度分析器,同样存在功耗体积均大问题,而且研制成本也将增大。制约了必须使用幅度分析器的探测仪器发展。在保证原有仪器性能的前提条件下,为了探测仪器的发展,专利技术了这种脉冲幅度分析器。
技术实现思路
本专利技术的目的在于提供一种脉冲幅度分析器,其是一种CMOS工艺多级电平比较器及相关逻辑电路合在一起单片集成的多道脉冲幅度分析器,具有功耗小,体积小和成本低的优点。本专利技术一种脉冲幅度分析器,其特征在于,其中包括五级电平电平比较器a,由五只CMOS运算放大器构成L1~L5五级电平比较器;一逻辑电路b,该逻辑电路是由与非门组成,其输入端与L1~L5五级电平比较器的输出端连接;一输出控制电路c,该输出控制电路是由与非门组成,其输入端与逻辑电路的输出端连接,并通过外接VREF电平控制脉冲幅度分析器输出Q1~Q5的电平;3us宽基准脉冲S,该电路由D触发器和非门组成,其输入端与电平比较器L1输出端连接;3us宽峰保恢复信号R,该电路由D触发器和非门组成,其输入端与3uS基准脉冲电路连接;级联控制端Ji和Jo,Ji外接输入经非门与逻辑控制电路连接,Jo级联输出端。其中该五级电平比较器包括五只CMOS运算放大器L1~L5,每只运算的反向端V1~V5外接电阻后串联接在一电平的电源端,从而构成依次增加的五级基准源;CMOS运算放大器L1~L5同相端连接并接输入信号Vi;L1~L5五级电平比较器的5个输出端分别接逻辑控制电路输入端。其中该逻辑电路包括五只三输入与非门和五只非门,L1~L5输出分别和相应的三输入与非门的一路输入连接,五只非门输入端与L1~L5端连接,五只非门输出端分别为J0和L1~L4的三输入与非门一路输入端连接;五只三输入与非门的输出与输出控制电路连接。其中该输出控制电路包括五只二输入与非门和外接电平控制VREF;二输入与非门的一路输入端与逻辑电路的输出端一一连接,另一端连在一起接VREF。其中该3us宽基准脉冲包括D触发器和非门电路;D触发器接电平比较器L1输出端,非门输出接峰保恢复脉冲输入端,并经一非门倒相输出基准脉冲S。其中该3us宽峰保恢复脉冲包括D触发器和非门及或非门电路;D触发器输入端接基准脉冲输出,接点在倒相非门之前;D触发器输出端接一组串接非门至D触发器的R端,同时接或非门,或非门输出经非门倒相后输出R峰保恢复脉冲。其中该级联控制端Ji和Jo包括Ji级联输入端经两只非门与逻辑电路L5连接的三输入与非门一路输入连接;级联输出端Jo则由L1经一只非门输出。本专利技术主要是CMOS工艺五级电平比较器以及属于线性电路的电平比较器和属于数字电路的数字逻辑电路合在一起单片集成。本专利技术还包括通过级联控制构成5n道脉冲幅度分析器,提供给脉冲峰值保持电路作为恢复信号以及提供本级及扩展各级的3us宽基准脉冲,从而保证五道输出及其扩展各道输出信号宽度均为3us。附图说明为进一步说明本专利技术的具体内容及所能达成的功效,以下结合具体实施例及附图对本专利技术作一详细的描述,其中图1是本专利技术脉冲幅度分析器工作原理方框图;图2是图1的电路图;图3是电平比较器电路图;图4是脉冲幅度分析器时序图。具体实施例方式请参阅图1和图2,本专利技术一种脉冲幅度分析器,其中包括五级电平电平比较器a,由五只CMOS运算放大器构成L1~L5五级电平比较器,其中该五级电平比较器包括五只CMOS运算放大器L1~L5,每只运算的反向端V1~V5外接电阻后串联接在某一电平的电源端,从而构成依次增加的五级基准源;L1~L5同相端连接并接输入信号Vi;L1~L5五级电平比较器的5个输出端分别接逻辑控制电路输入端;一逻辑电路b,该逻辑电路是由与非门组成,其输入端与L1~L5五级电平比较器的输出端连接,其中该逻辑电路包括五只三输入与非门和五只非门,L1~L5输出分别和相应的三输入与非门的一路输入连接,五只非门输入端与L1~L5端连接,五只非门输出端分别为J0和L1~L4的三输入与非门一路输入端连接。五只三输入与非门的输出与输出控制电路连接;一输出控制电路c,该输出控制电路是由与非门组成,其输入端与逻辑电路的输出端连接,并通过外接VREF电平控制脉冲幅度分析器输出Q1~Q5的电平,其该输出控制电路包括五只二输入与非门和外接电平控制VREF。二输入与非门的一路输入端与逻辑电路的输出端一一连接,另一端连在一起接VREF;3us宽基准脉冲S,该电路由D触发器和非门组成,其输入端与电平比较器L1输出连接,其中该3us宽基准脉冲S包括D触发器和非门电路;D触发器接电平比较器L1输出端,非门输出接峰保恢复脉冲输入端,并经一非门倒相输出基准脉冲S;3us宽峰保恢复信号R,该电路由D触发器和非门组成,其输入端与3uS基准脉冲电路连接,其中该3us宽峰保恢复脉冲包括D触发器和非门及或非门电路;D触发器输入端接基准脉冲输出,接点在倒相非门之前;D触发器输出端接一组串接非门至D触发器的R端,同时接或非门,或非门输出经非门倒相后输出R峰保恢复脉冲;级联控制端Ji和Jo,Ji外接输入经非门与逻辑控制电路连接,Jo级联输出端,其中该级联控制端Ji和Jo包括Ji级联输入端经两只非门与逻辑电路L5连接的三输入与非门一路输入连接;级联输出端Jo则由L1经一只非门输出。在图2中,Vi为电路输入端,V1~V5为五级电平比较器L1~L5的参考电压,由外部提供以实现电平比较可调,B端接本级3us宽基准脉冲。A为外部控制端,Q1~Q5为幅度分析器输出端,VREF为输出电平控制端,R为提供给脉冲幅度峰值保持电路的恢复信号,S为3us基准脉冲输出端,Ji、Jo分别为级联输入、输出端。图3为CMOS电平比较器,其一端接输入脉冲Vi,另一端接参考电压,当输入脉冲Vi大于V1而又小于V2时,第1级电平比较器则输出比较信号即Q1输出3us宽信号;当输入脉冲Vi大于V2而有小于V3时。第1和第2两级均有输出,通过逻辑电路控制,导致V2封锁V1,从而仅只有Q2输出3us宽信号;如此,只有符合Vi≥V1,Q1~Q5中只有相应一道有3us宽信号输出。3us宽基准脉冲S由第1级电平比较器信号经D触发器和门电路延时获得,宽度调整为3us。峰保恢复信号R则由基准脉冲后沿触发,宽度调整为3us。五级输出电平受VREF控制,可以方便选择输出电平。五级脉冲幅度分析器工作时序参看图4,当Vi≥V1时,分析器将按时序输出信号,如Vi<V1时,则分析器将按时序输出为零电平。五级脉冲幅度分析器可通过级联方式实现多级电平比较,将本级的扩展接点Jo与下一级的扩展接点JI相连即可,则可很方便的构成5n道脉冲幅度分析器。图2中外部控制端A为五级脉冲幅度分析器的外部控制端,如无须外部干涉,则接点A接高电平。扩展端不需用时原则上接高电平(外部控制端B接S端)。五级脉冲幅度分析器已单片集成,本文档来自技高网...

【技术保护点】
一种脉冲幅度分析器,其特征在于,其中包括:    五级电平电平比较器,由五只CMOS运算放大器构成L↓[1]~L↓[5]五级电平比较器;    一逻辑电路,该逻辑电路是由与非门组成,其输入端与L↓[1]~L↓[5]五级电平比较器的输出端连接;    一输出控制电路,该输出控制电路是由与非门组成,其输入端与逻辑电路的输出端连接,并通过外接V↓[REF]电平控制脉冲幅度分析器输出Q↓[1]~Q↓[5]的电平;    3us宽基准脉冲,该电路由D触发器和非门组成,其输入端与电平比较器L↓[1]输出端连接;    3us宽峰保恢复信号,该电路由D触发器和非门组成,其输入端与3us基准脉冲电路连接;    级联控制端J↓[i]和J↓[O],J↓[i]外接输入经非门与逻辑控制电路连接,J↓[o]级联输出端。

【技术特征摘要】
【国外来华专利技术】

【专利技术属性】
技术研发人员:朱光武梁金宝王世金肖锡东张骅忠张微丁建京荆涛李保权赵坚
申请(专利权)人:中国科学院空间科学与应用研究中心
类型:发明
国别省市:11[中国|北京]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1