可自动检测极性的输出信号电路制造技术

技术编号:3412055 阅读:171 留言:0更新日期:2012-04-11 18:40
一种可自动检测极性的输出信号电路,其特征在于,包括有:    一输出入信号,用以连接一外部装置,并可输入该外部装置的电位极性;    一复置端,接受系统的复置命令,以切换该输出入信号;     一存储装置,藉由线路以分别连接该复置端及该输出入信号的输入端,且于接获系统复置指令时,可自动检测并存储该外部装置的连接电位极性;以及    一控制器,其输入端可分别连接该存储装置及一输出暂存器,依据该存储装置的状态以及输出暂存器所存放的输出状态,输出至该输出入信号的信号输出端。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术有关一种输出信号电路设计,特别是关于一种能够自动检测极性的输出信号电路,以自动输出适当极性的输出信号。(2)
技术介绍
多种输出信号有的是正逻辑驱动(active high drive),有的是负逻辑驱动(active low drive),这些输出信号的极性通常订定在各特殊集成电路(Integrated Circuit,IC)的规格中,由当初该IC的设计者所制订。如图1所示,它是习知具有输入、输出信号的接脚电路图,当系统开机复置(power on reset)或硬件复置(hardware reset)且系统驱动程序驻进之后,输出信号才会接受驱动程序的命令,反映出应有的极性,显现正确的状态,这些状态包括驱动一个LED指示灯、打开或关掉附属电路的电源等。当一特殊的IC的输出信号极性固定时,将限制该IC在系统应用电路的设计弹性。简单如小电流LED指示灯的直接驱动、继电器(Relay)的驱动、乃至于较复杂的附属电路电源的驱动等,在系统设计者就元件、成本、布局及备料等多方面考虑下,当IC输出信号极性被固定住,就有可能牺牲掉该IC在某些场合中被利用的机会。尤其是在较复杂的驱动模块中,当特一IC的输出信号的极性相反时,该IC就无法被使用,必须多增加一非门,该IC才能再被使用,但如此的作法又会增加驱动模块的制造成本以及生产备料的困扰。因此,本专利技术即在针对上述的困扰,提出一种可自动检测极性的输出信号电路。(3)
技术实现思路
本专利技术的主要目的是在提出一种能自动检测极性的输出信号电路,且其输出入信号端是同时具有输入与输出的特性,使其在系统开机复置或硬件复置时,能暂时关掉输出电路,并引入该信号端的逻辑状态,而在复置后且于驱动程序驻进IC时,依驱动程序的命令输出恰当极性的输出信号,从而增进该IC于各种驱动模块中被使用的弹性。为实现上述目的,本专利技术的可自动检测极性的输出信号电路,其特点是,包括有一输出入信号,用以连接一外部装置,并可输入该外部装置的电位极性;一复置端,接受系统的复置命令,以切换该输出入信号;一存储装置,藉由线路以分别连接该复置端及该输出入信号的输入端,且于接获系统复置指令时,可自动检测并存储该外部装置的连接电位极性;以及一控制器,其输入端可分别连接该存储装置及一输出暂存器,依据该存储装置的状态以及输出暂存器所存放的输出状态,输出至该输出入信号的信号输出端。为更清楚理解本专利技术的目的、特点和优点,下面将结合附图对本专利技术的较佳实施例进行详细说明。(4)附图说明图1为习知的具有输入、输出信号的接脚电路图。图2为本专利技术的输出信号电路示意图。图3至图8为本专利技术输出信号电路的各种应用电路实施例。(5)具体实施方式本专利技术提出一种可自动检测极性的输出信号电路设计,该输出入信号端实际上具有输入与输出的特性,请参阅图2所示;图3至图8则为本专利技术的自动检测极性的输出信号电路的各种应用电路的实施例。如图所示,一种可自动检测极性的输出信号电路的主要构造是包括有一复置端Node 5,藉由一输出入信号端Node 8以连接另一外部装置;一存储装置,如触发器(D-flip-flop,D型触发器)10,其是藉由线路以分别连接该复置端Node 5及输出入信号端Node 8的信号输入端Node 10,且于接获系统复置指令时,可自动检测并存储该外部装置的连接电位极性;以及一控制器,通常为逻辑门20,其输入端可分别连接该存储装置及一输出暂存器,而该控制器的输出端则藉由该输出入信号端Node 8连接该外部装置,以便依据该存储装置的状态以及输出暂存器所存放的输出状态,输出至该输出入信号端Node8的信号输出端。其中,该外部装置是可选自小信号的电路元件、LED指示灯、附属电路的电源开关、继电器、高耗能元件、直接驱动电路、双载子晶体管电流放大驱动电路、金属氧化物半导体晶体管电压转电流驱动电路及其组合式的其中之一。上述的输出暂存器为驱动(active)状态时,该外部装置的连接电位的极性是与复置后最后输出至外部装置的输入电位的极性成相反态样;另外,当该输出暂存器为非驱动(inactive)状态时,则外部装置的连接电位的极性是与复置后最后输出至外部装置的输入电位的极性成相同态样。通常系统在电源起始复置(power on reset)或是硬件复置(hardwarereset)后,输出信号必须处于失能(disable)状态,如熄灭LED指示灯或关闭附属电源等,待系统驱动程序驻进且掌控系统后再视情况改变输出信号,使之进入致能(enable)状态,如点亮LED指示灯或打开附属电源等。图3及图4为本专利技术的电路在上述状况的使用例,在此使用例当中,本专利技术的电路如图2中的输出入信号端Node 8将分别接到图3的信号端Node 12及图4的信号端Node 13,以驱动两电路图中的LED。图3与图4为本专利技术的可能应用电路,其差别在于图3中的LED指示灯必须在信号端Node 12连接至输出入信号端Node 8,且同时为低电位(low)的状态时方可点亮为开(ON),然而图4中的LED指示灯却须在信号端Node 13连接至信号端Node 8,且同时为高电位(high)的状态时才可点亮为ON。换句话说,本专利技术的输出入信号端Node 8在电源起始复置(power on reset)或是硬件复置(hardware reset)、系统驱动程序驻进后,需分别输出正负极性相反的输出信号方可驱动点亮两电路使用例中的LED指示灯。接下来将详细说明本专利技术的设计电路可自动检测极性来输出信号以驱动两电路使用例中LED指示灯。假定图2的REG-OUT端Node 6为驱动程序指令控制的暂存器输出,可订定此输出为驱动高电位(active high),即写入1为on,写入0为off。当此信号输出电路为图3的应用电路采用时,进行系统复置,复置端(RESET)Node 5的状态将跃升为high,这将使该输出入信号端Node 8关闭输出。此时连接至Node 12的信号端Node 8将被图3中电源端Vcc、LED及电阻元件R拉至high的电位状态,此高电位状态也将传至D型触发器(D-flip-flop)10的D点Node 10。复置后,复置端Node 5将跳回0的低电位状态,触发D型触发器10的C点Node 11,将D点Node 10的电位状态传至Q点Node 9,进而锁住Q点Node 9,使其恒呈现高电位状态,即为1。此时REG-OUT端Node 6也因系统复置、且驱动程序尚未驻进,而呈现off状态,即为0。这样的状态传至异或门(Exclusive OR gate)20的输入端后,将使其输出端Node 7输出表示1的高电位状态,也因为Node 5复置后,跳回0的低电位状态,Node 7的高电位状态将传送输出至Node 8信号端,使Node 8持续维持高电位。所以复置后,驱动程序尚未驻进前,接脚Node12仍然维持高电位,使LED指示灯为保持off熄灭的状态。当驱动程序驻进后,Node 6将被写入1,则异或门20的输出端Node 7将跳回低电位low,这也将使输出入信号端Node 8也就是信号端Node 12的电位状态变为low,此时LED指示灯即被点亮为on。在图4相反输出信号极性的驱动电路使用例中,系统复置时本文档来自技高网...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:黄拔忠傅金泉
申请(专利权)人:华邦电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1