双稳态多谐振荡器电路制造技术

技术编号:3410976 阅读:257 留言:0更新日期:2012-04-11 18:40
双稳态多谐振荡器电路包括具有第一和第二倒相电路的第一门闩电路。而且,在第一门闩电路上连接能把供给电位切换为使第一和第二倒相电路的输出节点电位为固定状态时供给的固定用电位、使第一和第二倒相电路的输出节点为浮动状态时供给的浮动用电位的第一电源线。提供抑制消耗电流的增大,而且能抑制电路规模的增大的双稳态多谐振荡器电路。

【技术实现步骤摘要】

本专利技术涉及双稳态多谐振荡器电路,特别涉及包含门闩电路的双稳态多谐振荡器电路。
技术介绍
现有技术中有包含各种门闩电路的双稳态多谐振荡器电路。例如在特开平8-279298号公报中描述这样的双稳态多谐振荡器电路。图11表示具有与特开平8-279298号公报中描述的双稳态多谐振荡器电路同样结构的以往一例的双稳态多谐振荡器电路101。如图11所示,基于该以往一例的双稳态多谐振荡器电路101,由2个延迟门闩电路102a和102b、一个倒相电路103构成。此外,第一级的延迟门闩电路102a由门闩电路104、传输门晶体管105构成。门闩电路104由2个倒相电路106和107、传输门晶体管108构成。此外,倒相电路106的输出端子连接在倒相电路107的输入端子上,并且倒相电路107的输出端子连接在倒相电路106的输入端子上。此外,倒相电路106的输出端子和倒相电路107的输入端子通过由p沟道晶体管108a以及n沟道晶体管108b构成的传输门晶体管108连接。对该传输门晶体管108的n沟道晶体管108b的栅极输入时钟信号CLK,并且在P沟道晶体管108a的栅极输入由倒相电路103把时钟信号CLK倒相的倒相时钟信号/CLK。此外,在倒相电路107的输入端子和传输门晶体管108之间的节点N101上连接由p沟道晶体管105a和n沟道晶体管105b构成的传输门晶体管105的源/漏区的一方。此外,在传输门晶体管105的源/漏区的另一方从节点D输入给定的电位。此外,在传输门晶体管105的p沟道晶体管105a的栅极输入时钟信号CLK,并且在n沟道晶体管105b的栅极输入由倒相电路103把时钟信号CLK倒相的倒相时钟信号/CLK。此外,第二级延迟门闩电路102b具有与所述第一级延迟门闩电路102a同样的结构。可是,第二级延迟门闩电路102b的传输门晶体管105的源/漏区的一方与第一级延迟门闩电路102a的倒相电路106的输入端子和倒相电路107的输出端子之间的节点N102连接。据此,从第一级延迟门闩电路102a的节点N102输出的电位通过第二级延迟门闩电路102b的传输门晶体管105对节点N103输入。下面,说明图11所示的以往一例的双稳态多谐振荡器电路101中,把从节点D输入的Vdd的电位,取入第一级延迟门闩电路102a的节点N101中时的动作。此外,从节点D取入Vdd电位前的状态中,设节点N101的电位由倒相电路106的输出电位保持在Vss。在这时的动作中,首先,时钟信号CLK下降到Vss的电位。据此,时钟信号CLK以及倒相时钟信号/CLK分别对栅极输入的传输门晶体管105的p沟道晶体管105a以及n沟道晶体管105b都变为导通状态。据此,节点D的电位Vdd通过传输门晶体管105输入到节点N101。此外,这时,时钟信号CLK以及倒相时钟信号/CLK分别对栅极输入的传输门晶体管108的n沟道晶体管108b和p沟道晶体管108a都变为断开状态。据此,倒相电路106的输出电位(Vss)不传递给节点N101,所以节点N101的电位无法固定在Vss。因此,电位Vdd从节点D对节点N101输入时,能抑制节点D的电位Vdd和节点N101的电位(倒相电路106的输出电位)的冲突。据此,能抑制节点D的电位Vdd和节点N101的电位的冲突引起的消耗电流的增大。在图11所示的以往一例的双稳态多谐振荡器电路101中,为了抑制节点D的电位和倒相电路106的输出电位(节点N101的电位)的冲突引起的消耗电流的增大,设置在把节点D的电位取入节点N101中时,倒相电路106的输出电位传递给节点N101的由p沟道晶体管108a和n沟道晶体管108b构成的传输门晶体管108。据此,在以往一例的双稳态多谐振荡器电路101中,存在电路规模增大了传输门晶体管108的部分的问题。
技术实现思路
本专利技术是为了解决所述的问题而提出的,本专利技术的一个目的在于提供能一边抑制消耗电流的增大,一边能抑制电路规模的增大的双稳态多谐振荡器电路。为了实现所述目的,本专利技术的一个方面的双稳态多谐振荡器电路包括具有第一倒相电路以及第二倒相电路、使第一倒相电路的输出节点的电位和第二倒相电路的输出节点的电位相等的第一均衡电路的第一门闩电路。而且,在第一门闩电路上连接能把供给电位切换为第一倒相电路的输出节点的电位和第二倒相电路的输出节点的电位为固定状态时供给的固定用电位、第一倒相电路的输出节点的电位和第二倒相电路的输出节点的电位为浮动状态时供给的固定用电位的第一电源线。在该一个方面的双稳态多谐振荡器电路中,通过在第一门闩电路上连接能把供给电位切换为第一倒相电路的输出节点的电位和第二倒相电路的输出节点的电位为固定状态时供给的固定用电位、第一倒相电路的输出节点的电位和第二倒相电路的输出节点的电位为浮动状态时供给的固定用电位的第一电源线,当对第一门闩电路的第一倒相电路以及第二倒相电路中的任意一方的输出节点输入给定电位时,如果对第一门闩电路供给浮动用电位(例如Vss),则通过晶体管的栅源间电压Vgs,构成第一门闩电路的晶体管全部变为断开状态,第一门闩电路变为不激活的状态,所以能使构成第一门闩电路的第一倒相电路以及第二倒相电路都变为浮动状态。据此,能抑制所述给定电位和第一倒相电路以及第二倒相电路中的任意一方的输出节点的电位冲突。因此,能抑制对第一门闩电路输入的给定电位和第一倒相电路以及第二倒相电路中的任意一方的输出节点的电位冲突,所以能抑制双稳态多谐振荡器电路中的消耗电流的增大。此外,通过采用所述结构,当对第一倒相电路以及第二倒相电路中的任意一方的输出节点输入给定电位时,如果对第一门闩电路供给浮动用电为,就能使构成第一门闩电路的第一倒相电路以及第二倒相电路的输出节点都为浮动状态,所以能抑制给定的输入电位和第一倒相电路以及第二倒相电路中的任意一方的输出节点的电位冲突。据此,没必要设置用于抑制第一倒相电路以及第二倒相电路中的任意一方的输出电位传递给输入所述给定输入电位的节点。因此,在双稳态多谐振荡器电路中,一边能抑制消耗电流的增大,一边能抑制电路规模的增大。此外,通过设置使第一倒相电路的输出节点的电位和第二倒相电路的输出节点的电位相等的第一均衡电路,例如如果通过第一均衡电路使第一倒相电路的输出节点的电位和第二倒相电路的输出节点的电位等于Vdd和Vss的中间电位的1/2Vdd,然后,对第一倒相电路以及第二倒相电路的任意一方的输出节点输入Vdd或Vss电位时,能抑制该输入电位与第一倒相电路以及第二倒相电路的另一方输出节点的电位变为相同的电位。据此,在第一门闩电路中,当判别输入Vdd或Vss的电位的第一倒相电路以及第二倒相电路中的任意一方的输出节点的电位比另一方输出节点的电位高还是低时,能抑制该判别变得困难等不良情况的发生。在所述一个方面的双稳态多谐振荡器电路中,希望所述第一电源线在对第一倒相电路以及第二倒相电路中的任意一方的输出节点输入给定电位时,保持在浮动用电位。如果这样构成,则在对第一倒相电路以及第二倒相电路中的任意一方的输出节点输入给定电位时,由于晶体管的栅源间电压Vgs,构成第一门闩电路的晶体管全部变为浮动状态,第一门闩电路变为非激活状态,所以能使第一门闩电路的输入给定电位的倒相电路的输出节点变为浮动本文档来自技高网
...

【技术保护点】
一种双稳态多谐振荡器电路,包括第一门闩电路,所述第一门闩电路具有第一倒相电路、第二倒相电路、和使所述第一倒相电路的输出节点的电位与所述第二倒相电路的输出节点的电位相等的第一均衡电路,在所述第一门闩电路上,连接有能把供给电位切换为固定 用电位和浮动用电位的第一电源线,其中,所述固定用电位是使所述第一倒相电路的输出节点的电位和所述第二倒相电路的输出节点的电位成为固定状态时所供给的;所述浮动用电位是使所述第一倒相电路的输出节点的电位和所述第二倒相电路的输出节点的电位成为浮动状态时所供给的。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:宫本英明
申请(专利权)人:三洋电机株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利