数字滤波装置及其滤波处理方法制造方法及图纸

技术编号:3406314 阅读:172 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种适于应集成化的数字滤波装置。一种数字滤波装置,其在每个规定周期输入多位数字输入信号,输出作为对上述数字输入信号执行规定的滤波系数及滤波次数对应的滤波处理的结果的数字输出信号,其中具有:根据上述滤波次数,使上述数字输入信号及/或上述输出信号在每个上述周期依次进行延迟的延迟处理部;用于使上述数字输入信号及由上述延迟处理部处理后的信号下移以二进制记数时成为有限小数的上述滤波系数的小数部中、表示“1”位指数的绝对值份的滤波系数处理部;和对由上述滤波系数处理部进行处理后的信号作加法运算,并将该加法运算结果作为上述数字输出信号而输出的加法处理部。

【技术实现步骤摘要】

本专利技术涉及。
技术介绍
数字滤波装置是将在每个规定的采样周期所输入的量子化位数份的数字信号作为对象,通过对应于规定的滤波系数及滤波次数的滤波处理,进行除去/抽取数字信号所包含的特定的频率成分。例如,作为数字滤波装置,由FIR(Finite Impulse Responce)滤波器或IIR(Infinite ImpulseResponce)构成。然而,数字滤波装置的传递函数H(Z),用“H(Z)=h(1)·Z^(-1)+h(2)·Z^(-2)+…h(n)·Z^(-n)”等的滤波系数h(1)~h(n)和延迟信号Z^(-1)~Z^(-n)的乘积和运算来表示。因此,数字滤波装置多由可进行高速乘积和运算处理的DSP(Digital SignalProcessor)来实施。(例如,参照以下所示的专利文献1)。图12为由DSP实施的n次IIR滤波器的框图。如图12所示,IIR滤波器由系数寄存器90、93、延迟寄存器91、94、乘法器92、95、加法器96构成。系数寄存器90是存储滤波系数a0~an的寄存器;系数寄存器93是存储滤波系数b1~bn的寄存器。延迟寄存器91是用于使数字输入信号X本文档来自技高网...

【技术保护点】
一种数字滤波装置,其中在每个规定周期输入多位数字输入信号,输出作为对所述数字输入信号执行规定的滤波系数及滤波次数对应的滤波处理的结果的数字输出信号,其特征在于,具有:根据所述滤波次数,使所述数字输入信号及/或所述输出信号在每个所述周 期依次进行延迟的延迟处理部;用于使所述数字输入信号及由所述延迟处理部处理后的信号下移以二进制记数时成为有限小数的所述滤波系数的小数部中、表示“1”位指数的绝对值份的滤波系数处理部;和对由所述滤波系数处理部进行处理后的信号作加 法运算,并将该加法运算结果作为所述数字输出信号而输出的加法处理部。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:小暮浩之
申请(专利权)人:三洋电机株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利