一种数模转换器测试电路和系统技术方案

技术编号:34038104 阅读:15 留言:0更新日期:2022-07-06 12:48
本申请提供一种数模转换器测试电路和系统,包括控制单元和采集转换单元,控制单元用于向待测试数模转换器输出数字激励信号,以使待测试数模转换器将数字激励信号转换成对应的模拟信号,并将数字激励信号对应的模拟信号发送给采集转换单元;采集转换单元用于对数字激励信号对应的模拟信号进行抗混叠滤波,获得抗混叠滤波完成的模拟信号,并将抗混叠滤波完成的模拟信号转换成对应的数字信号并传输给控制单元;控制单元还用于对采集转换单元传输的数字信号进行数字低通滤波,获得数字低通滤波完成的测试结果,进而实现简易的数模转换器测试,并且通过抗混叠滤波和数字低通滤波提高测试结果的准确性。测试结果的准确性。测试结果的准确性。

【技术实现步骤摘要】
一种数模转换器测试电路和系统


[0001]本申请涉及混合信号自动化测试
,具体而言,涉及一种数模转换器测试电路和系统。

技术介绍

[0002]对于集成电路芯片而言,数模转换器的设计和应用最为复杂,这些芯片通常需要应用到应用环境较为严苛的领域,例如军事或通信领域,对其性能和高低温的稳定性有着非常高的要求,同时还要不断地提高芯片的工作频率,并且保证芯片的性能不断提升,因此需要对数模转换器进行测试,而目前并没有一种对于数模转换器进行简单并精确测试的平台。

技术实现思路

[0003]本申请实施例的目的在于提供一种数模转换器测试电路和系统,用以解决上述问题。
[0004]第一方面,本专利技术提供一种数模转换器测试电路,包括控制单元和采集转换单元,所述控制单元的输出端用于与待测试数模转换器的输入端连接,所述采集转换单元的输入端用于与待测试数模转换器的输出端连接,所述采集转换单元的输出端与所述控制单元连接;所述控制单元,用于向所述待测试数模转换器输出数字激励信号,以使所述待测试数模转换器将所述数字激励信号转换成对应的模拟信号,并将所述数字激励信号对应的模拟信号发送给所述采集转换单元;所述采集转换单元,用于对所述数字激励信号对应的模拟信号进行抗混叠滤波,获得抗混叠滤波完成的模拟信号,并将抗混叠滤波完成的模拟信号转换成对应的数字信号并传输给所述控制单元;所述控制单元,还用于对所述采集转换单元传输的数字信号进行数字低通滤波,获得数字低通滤波完成的测试结果。
[0005]上述设计的数模转换器测试电路,本方案通过上述设计的简易测试电路实现了数模转换器的测试功能,并且本方案设计的数模转换器测试电路还对测试过程中的信号进行抗混叠滤波以及数字低通滤波,从而将信道外的噪声滤除,降低噪声功率提升信号的信噪比,使得获得的测试结果更加准确。
[0006]在第一方面的可选实施方式中,所述采集转换单元包括信号调理电路、模数转换电路以及数据同步电路;所述信号调理电路的输入端用于与待测试数模转换器的输出端连接,所述信号调理电路的输出端与所述模数转换电路的输入端连接,所述模数转换电路的输出端通过所述数据同步电路与所述控制单元连接;所述信号调理电路,用于对接收的所述数字激励信号对应的模拟信号进行抗混叠滤波,并将抗混叠滤波完成的模拟信号传输给所述模数转换电路;所述模数转换电路,用于将所述抗混叠滤波完成的模拟信号转换成对应的数字信号,并将所述数字信号通过所述数据同步电路传输给所述控制单元。
[0007]在第一方面的可选实施方式中,所述待测试数模转换器为多个,所述信号调理电路的数量与所述待测试数模转换器的数量相同,所述模数转换电路的数量为所述待测试数
模转换器数量的两倍;每一所述信号调理电路的输入端用于与一个待测试数模转换器的输出端连接,以接收对应待测试数模转换器发送的数字激励信号对应的模拟信号,其中,不同的信号调理电路连接的待测试数模转换器不同;每一所述信号调理电路的输出端连接两个所述模数转换电路的输入端,其中,一个信号调理电路连接的两个模数转换电路的处理精度不同;每一所述模数转换电路的输出端通过所述数据同步电路连接所述控制单元。
[0008]在第一方面的可选实施方式中,一个信号调理电路连接的两个模数转换电路的处理精度分别被配置为适用于测试视频和通信类型的模数转换器、以及适用于测试音频和传感器类型的模数转换器。在一个优选的实施例中,两个模数转换电路的处理精度分别为16Bit和24Bit。
[0009]在第一方面的可选实施方式中,不同的信号调理电路连接的模数转换电路相同。
[0010]在第一方面的可选实施方式中,所述数据同步电路包括FPGA芯片以及存储器,每一所述模数转换电路的输出端与所述FPGA芯片的一个数据输入端连接,所述FPGA芯片的网口端与所述控制单元连接,所述FPGA芯片与所述存储器连接;所述FPGA芯片,用于并行采集每一所述模数转换电路发送的数字信号,并将每一所述模数转换电路对应的数字信号存储在所述存储器中;所述控制单元,用于通过所述FPGA芯片的网口端读取所述存储器中存储的对应模数转换电路转换的数字信号。
[0011]在第一方面的可选实施方式中,所述信号调理电路包括阻抗变换电路、量程选择电路以及抗混叠滤波器,所述阻抗变换电路的输入端用于与待测试数模转换器的输出端连接,所述阻抗变换电路的输出端与所述量程选择电路的输入端连接,所述量程选择电路的输出端与所述抗混叠滤波器的输入端连接,所述抗混叠滤波器的输出端与所述模数转换电路的输入端连接;所述阻抗变换电路,用于对接收的所述数字激励信号对应的模拟信号进行阻抗变换,并将阻抗变换完成的模拟信号传输给所述量程选择电路;所述量程选择电路,用于根据所述模拟信号的带宽选择对应的量程;所述抗混叠滤波器,用于对量程选择完成的模拟信号进行抗混叠滤波,获得抗混叠滤波完成的模拟信号。
[0012]在第一方面的可选实施方式中,所述控制单元包括服务器,所述服务器中配置有数字低通滤波器,所述数字低通滤波器用于对所述采集转换单元传输的数字信号进行数字低通滤波。
[0013]在第一方面的可选实施方式中,所述数字低通滤波器,具体用于将所述采集转换单元传输的数字信号进行周期延拓,获得周期延拓后的数字信号;根据预设的滤波器系数对所述周期延拓后的数字信号进行前向滤波获得前向滤波完成的数字信号,其中,所述预设的滤波器系数根据目标频响值确定;对前向滤波完成的数字信号进行后向滤波,获得后向滤波完成的数字信号;提取后向滤波完成的数字信号中的预设周期的数字信号,获得数字低通滤波完成的测试结果。
[0014]第二方面,本专利技术提供一种数模转换器测试系统,所述系统包括前述实施方式中任一项所述的数模转换器测试电路。
[0015]上述设计的数模转换器测试系统,由于其包含数模转换器测试电路,因此,其实现了数模转换器的测试功能,并且还对测试过程中的信号进行抗混叠滤波以及数字低通滤波,从而将信道外的噪声滤除,降低噪声功率提升信号的信噪比,使得获得的测试结果更加准确。
附图说明
[0016]为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
[0017]图1为本申请实施例提供的数模转换器测试电路第一种结构示意图;
[0018]图2为本申请实施例提供的数模转换器测试电路第二种结构示意图;
[0019]图3为本申请实施例提供的采集转换单元的第一种结构示意图;
[0020]图4为本申请实施例提供的信号调理电路的结构示意图;
[0021]图5为本申请实施例提供的数模转换器测试电路第三种结构示意图;
[0022]图6为本申请实施例提供的采集转换单元的第二种结构示意图;
[0023]图7为本申请实施例提供的数模转换器测试系统的结本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种数模转换器测试电路,其特征在于,包括控制单元和采集转换单元,所述控制单元的输出端用于与待测试数模转换器的输入端连接,所述采集转换单元的输入端用于与待测试数模转换器的输出端连接,所述采集转换单元的输出端与所述控制单元连接;所述控制单元用于向所述待测试数模转换器输出数字激励信号,以使所述待测试数模转换器将所述数字激励信号转换成对应的模拟信号,并将所述数字激励信号对应的模拟信号发送给所述采集转换单元;所述采集转换单元用于对所述数字激励信号对应的模拟信号进行抗混叠滤波,获得抗混叠滤波完成的模拟信号,并将抗混叠滤波完成的模拟信号转换成对应的数字信号并传输给所述控制单元;所述控制单元还用于对所述采集转换单元传输的数字信号进行数字低通滤波,获得数字低通滤波完成的测试结果。2.根据权利要求1所述的数模转换器测试电路,其特征在于,所述采集转换单元包括信号调理电路、模数转换电路以及数据同步电路;所述信号调理电路的输入端用于与待测试数模转换器的输出端连接,所述信号调理电路的输出端与所述模数转换电路的输入端连接,所述模数转换电路的输出端通过所述数据同步电路与所述控制单元连接;所述信号调理电路用于对接收的所述数字激励信号对应的模拟信号进行抗混叠滤波,以获得所述抗混叠滤波完成的模拟信号,并将抗混叠滤波完成的模拟信号传输给所述模数转换电路;所述模数转换电路用于将所述抗混叠滤波完成的模拟信号转换成对应的数字信号,并将所述数字信号通过所述数据同步电路传输给所述控制单元。3.根据权利要求2所述的数模转换器测试电路,其特征在于,所述待测试数模转换器为多个,所述信号调理电路的数量与所述待测试数模转换器的数量相同,所述模数转换电路的数量为所述待测试数模转换器数量的两倍;每一所述信号调理电路的输入端用于与一个待测试数模转换器的输出端连接,以接收对应待测试数模转换器发送的数字激励信号对应的模拟信号,其中,不同的信号调理电路连接的待测试数模转换器不同;每一所述信号调理电路的输出端连接两个所述模数转换电路的输入端,其中,一个信号调理电路连接的两个模数转换电路的处理精度不同;每一所述模数转换电路的输出端通过所述数据同步电路连接所述控制单元。4.根据权利要求3所述的数模转换器测试电路,其特征在于,一个信号调理电路连接的两个模数转换电路的处理精度分别被配置为适用于测试视频和通信类型的模数转换器、以及适用于测...

【专利技术属性】
技术研发人员:史新建吉润宰李妮王少帅
申请(专利权)人:合肥悦芯半导体科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1