一种低噪声放大器的驻波比调试方法及系统技术方案

技术编号:3400950 阅读:520 留言:0更新日期:2012-04-11 18:40
本发明专利技术适用于电子信息领域,提供了一种低噪声放大器的驻波比调试方法及系统,其中,方法包括以下步骤:接收低噪声放大器的外围电路各元器件的参考值;根据所述接收到的参考值计算驻波比并显示;接收射频信号接地电容的调节值;根据调节后的射频信号接地电容的电容值计算驻波比并显示。本发明专利技术实施例通过调节射频信号接地电容的电容值,以克服最佳驻波比偏离最佳设计范围值,由于射频信号接地电容基本不参与噪声系数的匹配,因此适当的调节射频信号接地电容的电容值对噪声系数的改变影响很小,可以忽略不计,因此在调节射频信号接地电容的电容值的同时,不需要考虑会对噪声系统造成的影响,从而提高了生产效率。

【技术实现步骤摘要】

本专利技术属于电子信息领域,尤其涉及一种低噪声放大器的驻波比调试方法。技术背景低噪声放大器是无线通信系统的关键组成部分,主要应用于无线通信系统接收机的射频前端。驻波比(Standing Wave Ratio,SWR)是低噪声放大器的主 要技术指标之一,表征了其输入输出回路的匹配情况,通常定义驻波比 SWR=R/r=(l+k)/(l-k),其中R表示输出匹配网络的阻抗值,r表示输入匹配网 络的阻抗值,k代表反射系数,理想状态下,当输入匹配阻抗R与输出匹配阻抗 r相等时,反射系数k为O,即不产生反射。 一般地,输入匹配网络一般为获得 最小噪声而设计为接近最佳噪声匹配网络而不是最佳功率匹配网络,而输出匹 配网络一般是为获得最大功率和最低驻波比而设计,所以,低噪声放大器的输 入匹配网络总是存在某种失配,使得系统反射系数k不为0,造成系统不稳定。 通常,低噪声放大器出厂前,供应商会提供输入匹配网络阻抗、输出匹配 网络阻抗等周边电路的设计方案以及最佳取值,以供用户参考。如图l示出了 现有技术提供的一种低噪声放大器及其周边电路的设计方案。其中,低噪声放 大器芯片的NC引脚不可连接或接地以帮助芯片的放热,RFIN引脚为射频信号 输入引脚,RFGND为射频信号接地引脚,VBAIS为直流偏置输入引脚,FBI 为反馈信号输入引脚,RFOUT为射频信号输出引脚和直流电流的输入引脚, GND为接地引脚。偏置电阻R1与偏置退藕电容C24构成低噪声放大器芯片的 直流偏置电路,其连接所述低噪声放大器的VBIAS引脚,VCC用于提供偏置 电压;电阻R2和电容C25构成低噪声放大器芯片的反馈回路,其连接所述低 噪声放大器的FB1引脚,用于将输出信号反馈回低噪声放大器,然后通过低噪声放大器内部电路调整偏置电压,从而起到保护放大器的作用;输入匹配电容 C21、电感L21以及射频信号接地电容C22构成输入匹配网络,其中,输入匹 配电容C21的一端连接信号输入端,另一端连接RFIN引脚以及电感L21的一 端,电感L21的另一端连接RF—GND引脚以及射频信号接地电容C22,射频信 号接地电容C22的另一端接地;输出耦合电容C23以及低噪声放大器供电电感 L22同时构成的连接所述低噪声放大器的RFOUT引脚的输出匹配网络。实际 应用过程中,由于低噪声放大器外围电子元器件的离散性、容差以及印刷电路 板的批次性差别和制造厂家差别,往往会导致其最佳驻波比偏离最佳设计范围 值。现有技术通常采用调试更换输入匹配电容C21以及电感L21的值来消除上 述影响,但调试更换输入匹配电容C1以及电感L1的值一般会恶化噪声系数, 这就需要在输入驻波比和噪声系数之间进行反复多次的调试,严重影响生产效 率。
技术实现思路
本专利技术实施例的目的在于提供一种低噪声放大器的驻波比调试方式,旨在 解决现有技术提供的一种低噪声放大器,在调试其输入匹配时需要在输入驻波 比和噪声系数之间进行反复多次的调试,影响生产效率的问题。本专利技术实施例是这样实现的, 一种低噪声放大器的驻波比调试方法,所述 方法包括以下步骤接收低噪声放大器的外围电路各元器件的参考值;根据所述接收到的参考值计算驻波比并显示;接收射频信号接地电容的调节值;根据调节后的射频信号接地电容的电容值计算驻波比并显示。 本专利技术实施例的另 一 目的在于提供一种低噪声放大器的驻波比调试系统, 所述系统包括数值接收单元,用于接收低噪声放大器的外围电路各元器件的参考值及射频信号接地电容的调节值;计算单元,用于根据所述数值接收单元接收到的各元器件的参考值以及射频信号接地电容的调节值计算驻波比;显示单元,用于显示所述计算单元计算的驻波比。本专利技术实施例的另一目的在于提供一种仿真系统,所述仿真系统包括一低 噪声放大器的驻波比调试系统,所述低噪声放大器的驻波比调试系统包括数值接收单元,用于接收低噪声放大器的外围电路各元器件的参考值及射 频信号接地电容的调节值;计算单元,用于根据所述数值接收单元接收到的各元器件的参考值以及射频信号接地电容的调节值计算驻波比;显示单元,用于显示所述计算单元计算的驻波比。本专利技术实施例通过调节射频信号接地电容C22的电容值,以克服由于低噪 声放大器外围电子元器件的离散性、容差以及印刷电路板的批次性差别和制造 厂家差别导致的最佳驻波比偏离最佳设计范围值,由于射频信号接地电容C22 基本不参与噪声系数的匹配,因此适当的调节射频信号接地电容C22的电容值 对噪声系数的改变影响很小,可以忽略不计,因此在调节射频信号接地电容C22 的电容值的同时,不需要考虑会对噪声系统造成的影响,从而提高了生产效率。附图说明图1是现有技术提供的低噪声放大器及其周边电路的电路图; 图2是本专利技术实施例提供的驻波比调试方法的步骤图; 图3是本专利技术实施例提供的驻波比调试系统的结构图。具体实施方式为了使本专利技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅 仅用以解释本专利技术,并不用于限定本专利技术。本专利技术实施例通过调节射频信号接地电容C22的电容值,以克服由于低噪 声放大器外围电子元器件的离散性、容差以及印刷电路板的批次性差别和制造 厂家差别导致的最佳驻波比偏离最佳设计范围值,提高了生产效率。 图2示出了本专利技术实施例提供的驻波比调试方法的步骤。 在步骤S201中,接收如图1所示的低噪声放大器的外围电路的参考值。 在步骤S202中,才艮据接收到的参考值计算驻波比并显示计算结果。 在步骤S203中,接收射频信号接地电容的电容值的调节值。 在本专利技术实施例中,低噪声放大器采用的型号为MGA-632P8,其结构以及 外围电路如附图l所示,在此不再赘述。由定义SWI^R/产(l+k)/(l-k)可知,驻 波比SWR取值在1与无穷大之间,SWR的取值越小,输出信号的损耗越小, 而在实际设计过程中,考虑到'低噪声放大器的各项技术指标,如增益、噪声系 数、SWR等一般不能同时满足要求,因此需要权衡各项技术指标,适当调节输 入匹配阻抗以及输出匹配阻抗的参考值,以使得SWR取值在最佳设计范围值 内。如图1所示,经计算可得,输入匹配网络的阻抗值Zjn= 、 0丄21--^~_1一*- "C22 ,在输入匹配电容C21以及电感L21为定值时,可知,"C21 ^21-^——^当射频信号接地电容C22取值增加时,ZjN增加;当射频信号接地电容C22取值减小时,ZiN减小。而SWR-Zour/Z!n,在输出匹配网络的阻抗Z。uT恒定的情况下,ZrN增加,SWR减小;ZiN减小,SWR增加,因此可以通过适当调节射频 信号接地电容C22的电容值,使得SWR取值在最佳设计范围值内。由于射频 信号接地电容C22基本不参与噪声系数的匹配,因此适当的调节射频信号接地 电容C22的电容值对噪声系数的改变影响很小,可以忽略不计。在步骤S204中,根据调节后的射频信号接地电容的电容值计算驻波比并显示。图3示出了本专利技术实施例提供的驻波比调试系统的结构。数值接收单元301接收用户通过各种输入终端键入的低噪声放大器外围电路的各元器件的参考值并传送给计算单元302。计算单元302根据接收到的各 元器件的参考值计算驻波比,并通过显示单元3本文档来自技高网
...

【技术保护点】
一种低噪声放大器的驻波比调试方法,其特征在于,所述方法包括以下步骤: 接收低噪声放大器的外围电路各元器件的参考值; 根据所述接收到的参考值计算驻波比并显示; 接收射频信号接地电容的调节值; 根据调节后的射频信号接地电容的电容值计算驻波比并显示。

【技术特征摘要】

【专利技术属性】
技术研发人员:雷小勇姚兵兵詹绍泰
申请(专利权)人:摩比天线技术深圳有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利