周期信号发生装置、信号处理系统及其周期信号发生方法制造方法及图纸

技术编号:33968898 阅读:54 留言:0更新日期:2022-06-30 02:00
本发明专利技术公开了一种周期信号发生装置、信号处理系统及其周期信号发生方法,该装置包括:控制逻辑单元,发送复位信号;输入检测单元,复位后接收相应输入信号并检测其上升沿的到来时机;双输入双输出环形振荡单元,对相应输入信号的上升沿信息进行复制,得到相应复位信号;状态检测单元,检测相应复制信号在相应传输链上传输时的相位状态,得到相应信号状态;控制逻辑单元,基于使能信号和相应信号状态,确定当前周期的个数及每个当前周期的大小;检测输出单元,根据当前周期的个数及每个当前周期的大小,输出相应复制信号,记为第一脉冲信号和第二脉冲信号。该方案,通过设置能够产生一对脉冲信号的周期脉冲信号发生装置,能够扩大周期脉冲信号发生器的适用范围。大周期脉冲信号发生器的适用范围。大周期脉冲信号发生器的适用范围。

【技术实现步骤摘要】
周期信号发生装置、信号处理系统及其周期信号发生方法


[0001]本专利技术属于电子电路
,尤其属于集成电路
,具体涉及一种周期信号发生装置、信号处理系统及其周期信号发生方法。

技术介绍

[0002]瞬间突然变化,作用时间极短的电压或电流,称为脉冲信号。脉冲信号,可以是周期性重复的,也可以是非周期性的或单次的。周期性重复的脉冲信号,称谓周期性脉冲信号。由于高精度周期脉冲信号在测量系统以及校准系统中有着十分重要的作用,这使得设计与实现出能够产生高精度周期脉冲信号的电路成为了不少学者的研究目标。
[0003]但是,相关方案中的周期脉冲信号发生器,大都是单输入单输出的,很少有双输入双输出的周期脉冲信号发生器,适用范围小。
[0004]上述内容仅用于辅助理解本专利技术的技术方案,并不代表承认上述内容是现有技术。

技术实现思路

[0005]本专利技术的目的在于,提供一种周期信号发生装置、信号处理系统及其周期信号发生方法,以解决周期脉冲信号发生器大都是单输入单输出的,存在适用范围小的问题,达到通过设置能够产生一对脉冲信号的周期脉冲信号发生装置,能够扩大周期脉冲信号发生器的适用范围的效果。
[0006]本专利技术提供一种周期信号发生装置,包括:输入检测单元、双输入双输出环形振荡单元、检测输出单元、状态检测单元和控制逻辑单元;其中,所述控制逻辑单元,被配置为接收外部输入的使能信号,并基于所述使能信号,向所述输入检测单元发送复位信号;所述输入检测单元,被配置为在基于所述复位信号复位后,接收第一输入信号,检测所述第一输入信号上升沿的到来时机;以及,接收第二输入信号,并检测所述第二输入信号上升沿的到来时机;所述双输入双输出环形振荡单元,被配置为在所述输入检测单元检测到所述第一输入信号上升沿的到来时机的情况下,对所述第一输入信号的上升沿信息进行复制,得到第一复制信号;以及,在所述输入检测单元检测到所述第二输入信号上升沿的到来时机的情况下,对所述第二输入信号的上升沿信息进行复制,得到第二复制信号;所述状态检测单元,被配置为检测所述第一复制信号在所述双输入双输出环形振荡单元中相应传输链上传输时的相位状态,得到第一信号状态;以及,检测所述第二复制信号在所述双输入双输出环形振荡单元中相应传输链上传输时的相位状态,得到第二信号状态;所述控制逻辑单元,还被配置为基于所述使能信号,根据所述第一信号状态和所述第二信号状态,确定所述第一复制信号和所述第二复制信号的当前周期的个数、以及每个当前周期的大小;所述检测输出单元,被配置为根据所述第一复制信号和所述第二复制信号的当前周期的个数、以及每个当前周期的大小,输出所述第一复制信号和所述第二复制信号,记为第一脉冲信号和第二脉冲信号,以基于双输入的所述第一输入信号和所述第二输入信号,产生双输出的所述
第一脉冲信号和所述第二脉冲信号。
[0007]在一些实施方式中,所述输入检测单元,包括:第一D触发器模块和第二D触发器模块;其中,所述第一D触发器模块的数据输入端接高电平信号,所述第一D触发器模块的时钟输入端用于输入所述第一输入信号,所述第一D触发器模块的第一输出端输出至所述双输入双输出环形振荡器的第一输入端,所述第一D触发器模块的第一输出端还输出至所述检测输出单元的第一输入端,所述第一D触发器模块的第二输出端输出至所述控制逻辑单元;所述第二D触发器模块的数据输入端接高电平信号,所述第二D触发器模块的时钟输入端用于输入所述第二输入信号,所述第二D触发器模块的第一输出端输出至所述双输入双输出环形振荡器的第二输入端,所述第二D触发器模块的第一输出端还输出至所述检测输出单元的第二输入端,所述第二D触发器模块的第二输出端输出至所述控制逻辑单元。
[0008]在一些实施方式中,所述双输入双输出环形振荡单元,包括:双输入双输出环形振荡器;其中,所述双输入双输出环形振荡器,包括:第一延时链和第二延时链;所述第一延时链和所述第二延时链的结构相同,且所述第一延时链和所述第二延时链的首尾相连。
[0009]在一些实施方式中,所述第一延时链,包括:第一与非门模块和第一缓冲器组;所述第二延时链,包括:第二与非门模块和第二缓冲器组;其中,所述第一与非门模块的第一输入端,与所述第二缓冲器组的输出端相连;所述第一与非门模块的第一输入端,还与所述检测输出单元的第一输入端相连;所述第一与非门模块的第二输入端,与所述输入检测单元的第一输出端相连;所述第一与非门模块的输出端,经所述第一缓冲器组后,与所述第二与非门模块的第二输入端相连;所述第二与非门模块的第一输入端,与所述输入检测单元的第一输出端相连;所述第二与非门模块的第一输入端,还与所述检测输出单元的第二输入端相连;所述第二与非门模块的第一输入端,还与所述检测输出单元的第一输入端相连;所述第二与非门模块的输出端,与所述第二缓冲器组的输入端相连;其中,所述第二缓冲器组的输出端,作为所述双输入双输出振荡单元的第一输出端;所述第一与非门模块的第二输入端,作为所述双输入双输出振荡单元的第一输入端;所述第一缓冲器组的输出端,作为所述双输入双输出振荡单元的第二输出端;所述第二与非门模块的第一输入端,作为所述双输入双输出振荡单元的第二输入端。
[0010]在一些实施方式中,所述第一缓冲组,包括:第一缓冲器模块,所述第一缓冲器模块的数量为n1个,n1为正整数;所述第二缓冲器组,包括:第二缓冲器模块,所述第二缓冲器模块的数量为n2个,n2为正整数、且n1和n2相同;其中,n1个所述第一缓冲器模块串联设置,n2个所述第二缓冲器模块串联设置;所述第一延时链与所述第二延时链,形成环形振荡器;所述第二缓冲器组中设定缓冲器的输出端,作为所述双输入双输出环形振荡单元的第一相位状态检测端;所述第一缓冲器组中设定缓冲器模块的输出端,作为所述双输入双输出环形振荡单元的第二相位状态检测端。
[0011]在一些实施方式中,所述检测输出单元,包括:第一与门模块和第二与门模块;其中,所述第一与门模块的第一输入端,作为所述检测输出单元的第一输入端,与所述双输入双输出环形振荡单元的第一输出端相连;所述第一与门模块的第二输入端,分别与所述输入检测单元的第一输出端、以及所述双输入双输出环形振荡单元的第一输入端相连;所述第一与门模块的第三输入端,与所述控制逻辑单元相连;所述第一与门模块的输出端用于输出所述第一脉冲信号;所述第二与门模块的第一输入端,作为所述检测输出单元的第一
输入端,与所述双输入双输出环形振荡单元的第二输出端相连;所述第二与门模块的第二输入端,分别与所述输入检测单元的第二输出端、以及所述双输入双输出环形振荡单元的第二输入端相连;所述第二与门模块的第三输入端,与所述控制逻辑单元相连;所述第二与门模块的输出端用于输出所述第二脉冲信号。
[0012]在一些实施方式中,其中,所述状态检测单元,包括:第一状态检测模块和第二状态检测模块;其中,所述第一状态检测模块和所述第二状态检测模块的结构相同,且所述第一状态检测模块设置在所述双输入双输出环形振荡单元的第一相位状态检测端与所述控制逻辑单本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种周期信号发生装置,其特征在于,包括:输入检测单元、双输入双输出环形振荡单元、检测输出单元、状态检测单元和控制逻辑单元;其中,所述控制逻辑单元,被配置为接收外部输入的使能信号,并基于所述使能信号,向所述输入检测单元发送复位信号;所述输入检测单元,被配置为在基于所述复位信号复位后,接收第一输入信号,检测所述第一输入信号上升沿的到来时机;以及,接收第二输入信号,并检测所述第二输入信号上升沿的到来时机;所述双输入双输出环形振荡单元,被配置为在所述输入检测单元检测到所述第一输入信号上升沿的到来时机的情况下,对所述第一输入信号的上升沿信息进行复制,得到第一复制信号;以及,在所述输入检测单元检测到所述第二输入信号上升沿的到来时机的情况下,对所述第二输入信号的上升沿信息进行复制,得到第二复制信号;所述状态检测单元,被配置为检测所述第一复制信号在所述双输入双输出环形振荡单元中相应传输链上传输时的相位状态,得到第一信号状态;以及,检测所述第二复制信号在所述双输入双输出环形振荡单元中相应传输链上传输时的相位状态,得到第二信号状态;所述控制逻辑单元,还被配置为基于所述使能信号,根据所述第一信号状态和所述第二信号状态,确定所述第一复制信号和所述第二复制信号的当前周期的个数、以及每个当前周期的大小;所述检测输出单元,被配置为根据所述第一复制信号和所述第二复制信号的当前周期的个数、以及每个当前周期的大小,输出所述第一复制信号和所述第二复制信号,记为第一脉冲信号和第二脉冲信号,以基于双输入的所述第一输入信号和所述第二输入信号,产生双输出的所述第一脉冲信号和所述第二脉冲信号。2.根据权利要求1所述的周期信号发生装置,其特征在于,所述输入检测单元,包括:第一D触发器模块和第二D触发器模块;其中,所述第一D触发器模块的数据输入端接高电平信号,所述第一D触发器模块的时钟输入端用于输入所述第一输入信号,所述第一D触发器模块的第一输出端输出至所述双输入双输出环形振荡器的第一输入端,所述第一D触发器模块的第一输出端还输出至所述检测输出单元的第一输入端,所述第一D触发器模块的第二输出端输出至所述控制逻辑单元;所述第二D触发器模块的数据输入端接高电平信号,所述第二D触发器模块的时钟输入端用于输入所述第二输入信号,所述第二D触发器模块的第一输出端输出至所述双输入双输出环形振荡器的第二输入端,所述第二D触发器模块的第一输出端还输出至所述检测输出单元的第二输入端,所述第二D触发器模块的第二输出端输出至所述控制逻辑单元。3.根据权利要求1所述的周期信号发生装置,其特征在于,所述双输入双输出环形振荡单元,包括:双输入双输出环形振荡器;其中,所述双输入双输出环形振荡器,包括:第一延时链和第二延时链;所述第一延时链和所述第二延时链的结构相同,且所述第一延时链和所述第二延时链的首尾相连。4.根据权利要求3所述的周期信号发生装置,其特征在于,所述第一延时链,包括:第一与非门模块和第一缓冲器组;所述第二延时链,包括:第二与非门模块和第二缓冲器组;其中,所述第一与非门模块的第一输入端,与所述第二缓冲器组的输出端相连;所述第一与非门模块的第一输入端,还与所述检测输出单元的第一输入端相连;所述第一与非门
模块的第二输入端,与所述输入检测单元的第一输出端相连;所述第一与非门模块的输出端,经所述第一缓冲器组后,与所述第二与非门模块的第二输入端相连;所述第二与非门模块的第一输入端,与所述输入检测单元的第一输出端相连;所述第二与非门模块的第一输入端,还与所述检测输出单元的第二输入端相连;所述第二与非门模块的第一输入端,还与所述检测输出单元的第一输入端相连;所述第二与非门模块的输出端,与所述第二缓冲器组的输入端相连;其中,所述第二缓冲器组的输出端,作为所述双输入双输出振荡单元的第一输出端;所述第一与非门模块的第二输入端,作为所述双输入双输出振荡单元的第一输入端;所述第一缓冲器组的输出端,作为所述双输入双输出振荡单元的第二输出端;所述第二与非门模块的第一输入端,作为所述双输入双输出振荡单元的第二输入端。5.根据权利要求4所述的周期信号发生装置,其特征在于,所述第一缓冲组,包括:第一缓冲器模块,所述第一缓冲器模块的数量为n1个,n1为正整数;所述第二缓冲器组,包括:第二缓冲器模块,所述第二缓冲器模块的数量为n2个,n2为正整数、且n1和n2相同;其中,n1个所述第一缓冲器模块串联设置,n2个所述第二缓冲器模块串联设置;所述第一延时链与所述第二延时链,形成环形振荡器;所述第二缓冲器组中设定缓冲器的输出端,作为所述双输入双输出环形振荡单元的第一相位状态检测端;所述第一缓冲器组中设定缓冲器模块的输出端,作为所述双输入双输出环形振荡单元的第二相位状态检测端。6.根据权利要求1所述的周期信号发生装置,其特征在于,所述检测输出单元,包括:第一与门模块和第二与门模块;其中,所述第一与门模块的第一输入端,作为所述检测输出单元的第一输入端,与所述双输入双输出环形振荡单元的第一输出端相连;所述第一与门模块的第二输入端,分别与所述输入检测单元的第一输出端、以及所述双输入双输出环形振荡单元的第一输入端相连;所述第一与门模块的第三输入端,与所述控制逻辑单元相连;所述第一与门模块的输出端用于输出所述第一脉冲信号;所述第二与门模块的第一输入端,作为所述检测输出单元的第一输入端,与所述双输入双输出环形振荡单元的第二输出端相连;所述第二与门模块的第二输入端,分别与所述输入检测单元的第二输出端、以及所述双输入...

【专利技术属性】
技术研发人员:刘晨李现林郭翠翠李娟娟冯雷
申请(专利权)人:石家庄市鹿泉区精诚通信科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1