差分信号的去偏斜电路制造技术

技术编号:33718243 阅读:48 留言:0更新日期:2022-06-08 21:09
本发明专利技术提供一种差分信号的去偏斜电路。第一共模电压产生电路依据第一差分输入信号与第二差分输入信号产生第一共模电压信号。电压缓冲电路耦接第一共模电压产生电路,并具有高于预设值的输入阻抗。电压缓冲电路缓冲第一共模电压信号、第一差分输入信号与第二差分输入信号而产生第二共模电压信号、第三差分输入信号与第四差分输入信号。第二共模电压产生电路耦接电压缓冲电路,依据第三差分输入信号与第四差分输入信号产生第三共模电压信号。输出电路依据第三差分输入信号、第四差分输入信号、第二共模电压信号以及第三共模电压信号产生去偏斜输出信号。去偏斜输出信号。去偏斜输出信号。

【技术实现步骤摘要】
差分信号的去偏斜电路


[0001]本专利技术涉及一种差分信号接收电路,且特别是有关于一种差分信号的去偏斜电路。

技术介绍

[0002]当提到通讯系统时,比起单端电路(single

ended circuits),差分电路(differential circuits)总是能提供更加优良的性能,因为具有更高的线性度、抗共模干扰信号性能等。差分信号对必须透过相同的环境并沿着彼此接近的两条传输路径一起被传输,因而有效抑制电磁抑制电磁干扰(EMI)。
[0003]然而,用以传输差分信号对的两条传输缆线的长度一般会存在些微差异,因而导致差分信号对的正相部份与负相部份的抵达时间具有差异而产生差分信号对的延迟偏移(delay skew)。目前,已有一些解决方案被提出来改善差分信号对的延迟偏移(delay skew),例如设置延迟器对延迟偏移进行补偿。然而,面对传输速率越来越高速的现实应用以及差分信号接收器设计须符合阻抗匹配(Impedance matching)的条件,用以改善差分信号对的延迟偏移(delay skew)的去偏移电路本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种差分信号的去偏斜电路,适于设置于差分信号接收器内,其特征在于,包括:第一共模电压产生电路,依据第一差分输入信号与第二差分输入信号产生一第一共模电压信号;电压缓冲电路,耦接所述第一共模电压产生电路,具有输入阻抗,所述输入阻抗高于预设值,缓冲所述第一共模电压信号、所述第一差分输入信号与所述第二差分输入信号而产生第二共模电压信号、第三差分输入信号与第四差分输入信号;第二共模电压产生电路,耦接所述电压缓冲电路,依据所述第三差分输入信号与所述第四差分输入信号产生第三共模电压信号;以及输出电路,耦接所述第二共模电压产生电路与所述电压缓冲电路,依据所述第三差分输入信号、所述第四差分输入信号、所述第二共模电压信号以及所述第三共模电压信号产生去偏斜输出信号。2.根据权利要求1所述的差分信号的去偏斜电路,其特征在于,还包括耦合电路,耦接所述第一共模电压产生电路,接收差分传输信号而依据电容值产生所述第一差分输入信号与所述第二差分输入信号。3.根据权利要求1所述的差分信号的去偏斜电路,其特征在于,所述电压缓冲电路包括第一电压缓冲器、第二电压缓冲器,以及第三电压缓冲器,所述第一电压缓冲器用以缓冲所述第一差分输入信号而产生所述第三差分输入信号,所述第二电压缓冲器用以缓冲所述第一共模电压信号而产生所述第二共模电压信号,且所述第三电压缓冲器用以缓冲所述第二差分输入信号而产生所述第四差分输入信号。4.根据权利要求3所述的差分信号的去偏斜电路,其特征在于,所述第一共模电压产生电路包括第一电阻以及第二电阻,所述第一电阻的一端接收所述第一差分输入信号并耦接所述第一电压缓冲器的输入端,所述第二电阻的...

【专利技术属性】
技术研发人员:李明达郑景中
申请(专利权)人:扬智科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1