一种高压电子开关电路系统技术方案

技术编号:33655289 阅读:46 留言:0更新日期:2022-06-02 20:34
本发明专利技术提供一种高压电子开关电路系统,变压器输入侧接入三点式震荡结构,将电平信号转化为交流信号,通过变压器将交流信号传递至输出侧,输出侧为多级串并联电路结构,每一级串并联电路结构均包括并联的两个VDMOS管,且相邻级并联电路结构的VDMOS管为串联,同时在VDMOS管的漏源极间并联相同的RCD缓冲电路,以保证串联各级组件的动态、静态均压平衡;每一次串并联电路结构与变压器采用相同绕匝连接,作为多级串并联电路结构功率器件的驱动电压,从而保证各级功率器件导通状态一致;从而实现在提高电路输出能力的同时,提高了其可靠性并保证了功率端及控制端的隔离。保证了功率端及控制端的隔离。保证了功率端及控制端的隔离。

【技术实现步骤摘要】
一种高压电子开关电路系统


[0001]本专利技术属于半导体混合集成电路设计技术,具体涉及一种高压电子开关电路系统。

技术介绍

[0002]随着大功率半导体功率器件的专利技术和功率电路的发展,作为弱电子对强电力实现控制的电子开关,己被广泛应用于工农业生产、国防、交通、能源和人民生活等国计民生的各个领域。然而,在许多高压或超高压场合中,由于单个器件的耐压等级较低,导致其使用受到限制。
[0003]现有技术中的高压电子开关电路的技术实现方式存在以下缺点:
[0004]现有的高压电子开关无隔离特性,当功率输出级器件被高压击穿失效,高压会通过线路反向施加到控制端,甚至到开关电路的前级,无法保证整机系统的安全性。
[0005]现有的高压电子开关的串联结构采用功率输出管漏源极并联相同阻值电阻的方式来实现串联组件各级的均压,然而该结构仅完成了串联输出结构各级间的静态均压,无法保证串联各级开启和关断动作时的动态均压平衡。

技术实现思路

[0006]针对现有技术中存在的问题,本专利技术提供一种高压电子开关电路系统,基于功率器件串、并联结构的隔离型高压电子开关线路。在完成提高电压、电流输出的同时,保证了控制端与功率输出端的隔离特性,提高了电路的可靠性。
[0007]本专利技术是通过以下技术方案来实现:
[0008]一种高压电子开关电路系统,其特征在于,包括变压器;
[0009]所述变压器输入侧为三点式振荡结构,所述变压器输出侧为多级串并联电路结构;其中,每一组并联电路结构均包括并联的两个VDMOS管,且相邻的两组并联电路结构之间的VDMOS管之间串联;
[0010]所述两个VDMOS管均连接有RCD缓冲电路,用于串并联电路结构静态和动态均压平衡;
[0011]所述每一组并联电路中的VDMOS管结构与变压器采用相同绕匝连接。
[0012]进一步,所述并联的两个VDMOS管栅极共同并联一个稳压二极管。
[0013]进一步,所述并联的两个VDMOS管的栅极分别串联一个第一电阻。
[0014]进一步,所述RCD缓冲电路包括二极管、电容和第二电阻;
[0015]所述二极管负极分别连接电容和第二电阻,
[0016]二极管负极分别连接电容和第二电阻。
[0017]进一步,所述二极管负极还分别连接两个第一电阻和稳压二极管负极;
[0018]所述电容和第二电阻分别连接VDMOS管源极。
[0019]进一步,所述相邻的两组并联电路结构之间的两个VDMOS管均分别一一对应连接,
形成串联结构,且上一级并联电路结构的VDMOS管源极连接下一级并联电路结构的VDMOS管的漏极。
[0020]进一步,所述首级并联电路结构的其中一个VDMOS管的漏极输出电源Vout+;
[0021]所述末级并联电路结构的其中一个VDMOS管的源极输出电源Vout


[0022]进一步,所述三点式振荡结构包括三极管Q1、变压器输入端L1、电容C1、电容C2、电容C3、电阻R1、电阻R2和电阻R3;
[0023]所述包括三极管Q1的发射极分别连接电容C2、电容C3和电阻R3的一端;所述三极管Q1的基级分别连接电容C2另一端、电容C1一端和电阻R2;所述三极管Q1的集电极分别连接电容C3另一端和变压器输入端L1;
[0024]所述变压器输入端L1分别连接电容C1另一端和电阻R1,并连接电源Vin;
[0025]所述电阻R3另一端连接电阻R2并接地。
[0026]与现有技术相比,本专利技术具有以下有益的技术效果:
[0027]本专利技术提供一种高压电子开关电路系统,变压器输入侧接入三点式震荡结构,将电平信号转化为交流信号,通过变压器将交流信号传递至输出侧,输出侧为多级串并联电路结构,每一级串并联电路结构均包括并联的两个VDMOS管,且相邻级并联电路结构的VDMOS管为串联,同时在VDMOS管的漏源极间并联相同的RCD缓冲电路,以保证串联各级组件的动态、静态均压平衡;每一次串并联电路结构与变压器采用相同绕匝连接,作为多级串并联电路结构功率器件的驱动电压,从而保证各级功率器件导通状态一致;从而实现在提高电路输出能力的同时,提高了其可靠性并保证了功率端及控制端的隔离。
附图说明
[0028]图1为本专利技术具体实施例中一种高压电子开关电路系统电路拓扑图。
具体实施方式
[0029]下面结合具体的实施例对本专利技术做进一步的详细说明,所述是对本专利技术的解释而不是限定。
[0030]为了使本
的人员更好地理解本专利技术方案,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分的实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本专利技术保护的范围。
[0031]需要说明的是,本专利技术的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本专利技术的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
[0032]本专利技术提供一种高压电子开关电路系统,包括变压器;
[0033]所述变压器输入侧为三点式振荡结构,所述变压器输出侧为多级串并联电路结构,每一组并联电路结构均包括并联的两个VDMOS管,且相邻的两组并联电路结构之间的VDMOS管之间形成串联;
[0034]所述两个VDMOS管均连接有RCD缓冲电路,,用于串并联电路结构静态和动态均压平衡;
[0035]所述每一组并联电路中的VDMOS管结构与变压器采用相同绕匝连接。
[0036]进一步的,所述并联的两个VDMOS管栅极共同并联一个稳压二极管。
[0037]进一步的,所述并联的两个VDMOS管的栅极分别串联一个第一电阻。
[0038]进一步的,所述RCD缓冲电路包括二极管、电容和第二电阻;
[0039]所述二极管负极分别连接电容和第二电阻,
[0040]二极管负极分别连接电容和第二电阻。
[0041]进一步的,所述二极管负极还分别连接两个第一电阻和稳压二极管负极;
[0042]所述电容和第二电阻分别连接VDMOS管源极。
[0043]进一步的,所述相邻的两组并联电路结构之间的两个VDMOS管均分别一一对应连接,形成串联结构,且上一级并联电路结构的VDMOS管源极连接下一级并联电路结构的VDMOS管的漏极。
[0044]进一步的,所述首级本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种高压电子开关电路系统,其特征在于,包括变压器;所述变压器输入侧为三点式振荡结构,所述变压器输出侧为多级串并联电路结构;其中,每一组并联电路结构均包括并联的两个VDMOS管,且相邻的两组并联电路结构之间的VDMOS管之间串联;所述两个VDMOS管均连接有RCD缓冲电路,用于串并联电路结构静态和动态均压平衡;所述每一组并联电路中的VDMOS管结构与变压器采用相同绕匝连接。2.根据权利要求1所述一种高压电子开关电路系统,其特征在于,所述并联的两个VDMOS管栅极共同并联一个稳压二极管。3.根据权利要求1所述一种高压电子开关电路系统,其特征在于,所述并联的两个VDMOS管的栅极分别串联一个第一电阻。4.根据权利要求1所述一种高压电子开关电路系统,其特征在于,所述RCD缓冲电路包括二极管、电容和第二电阻;所述二极管负极分别连接电容和第二电阻,二极管负极分别连接电容和第二电阻。5.根据权利要求4所述一种高压电子开关电路系统,其特征在于,所述二极管负极还分别连接两个第一电阻和稳压二极管负极;所述电容和第二电阻分别连接VDMOS管源极。6...

【专利技术属性】
技术研发人员:李晨源付伟吴悦
申请(专利权)人:西安微电子技术研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1