电位状态判别装置制造方法及图纸

技术编号:33547612 阅读:40 留言:0更新日期:2022-05-26 22:42
电位状态判别装置包含输入端、压降电路、下拉电路、负载电路、晶体管、上拉电路、第一输出端及第二输出端。压降电路耦接于输入端。下拉电路耦接于压降电路及第一参考电压端。负载电路耦接于第二参考电压端。晶体管的第一端耦接于负载电路,晶体管的第二端耦接于第一参考电压端,而晶体管的控制端耦接于压降电路。上拉电路耦接于第二参考电压端及压降电路。第一输出端耦接于晶体管的第一端,用以输出第一状态判别信号。第二输出端耦接于压降电路,用以输出第二状态判别信号。输出第二状态判别信号。输出第二状态判别信号。

【技术实现步骤摘要】
电位状态判别装置


[0001]本专利技术是有关于一种电位状态判别装置,特别是指一种能够判断浮接状态的电位状态判别装置。

技术介绍

[0002]在电子电路的设计中,常会透过电位状态判别装置来判断特定节点的电位状态,或是判断与特定节点有关的电路或组件的状态。然而,在现有技术中,电位状态判别装置只能够判断特定的固定电位,而无法判断特定节点是否处在浮接(floating)状态,因此限制了电位状态判别装置的应用范围。

技术实现思路

[0003]本专利技术的一实施例提供一种电位状态判别装置,电位状态判别装置包含输入端、压降电路、下拉电路、负载电路、晶体管、上拉电路、第一输出端及第二输出端。
[0004]压降电路具有第一端及第二端,压降电路的第一端耦接于输入端。下拉电路具有第一端及第二端,下拉电路的第一端耦接于压降电路的第二端,而下拉电路的第二端耦接于第一参考电压端。负载电路具有第一端及第二端,负载电路的第一端耦接于第二参考电压端。晶体管具有第一端、第二端及控制端,晶体管的第一端耦接于负载电路的第二端,晶体管的第二端耦接于第一参考电压端。上拉电路具有第一端及第二端,上拉电路的第一端耦接于第二参考电压端,而上拉电路的第二端耦接于压降电路的第一端。
[0005]第一输出端耦接于晶体管的第一端,用以输出第一状态判别信号,而第二输出端用以输出第二状态判别信号。晶体管的控制端耦接于压降电路的第二端且第二输出端耦接于压降电路的第一端,或晶体管的控制端耦接于压降电路的第一端且第二输出端耦接于压降电路的第二端。r/>[0006]第一状态判别信号及第二状态判别信号用以判断输入端的电位状态。
附图说明
[0007]图1为本专利技术一实施例的电位状态判别装置的示意图。图2为本专利技术另一实施例的电位状态判别装置的示意图。图3为本专利技术另一实施例的电位状态判别装置的示意图。图4为本专利技术一实施例的电位状态判别装置的应用示意图。图5为本专利技术另一实施例的电位状态判别装置的示意图。图6为本专利技术另一实施例的电位状态判别装置的示意图。图7为本专利技术另一实施例的电位状态判别装置的示意图。图8为本专利技术另一实施例的电位状态判别装置的应用示意图。主要图示说明:100、200、300、400、500、600、700、800
ꢀꢀꢀꢀꢀꢀ
电位状态判别装置
110、410、510、810
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
压降电路120、420、520、820
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
下拉电路130、354、430、454、530、754、830、854
ꢀꢀꢀꢀꢀ
负载电路140、440、540、840
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
上拉电路250、350、450、650、750、850
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
逻辑电路352、452
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
与非门460、860
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
内部电路462、862
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
开关电路464、864
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
功能电路752、852
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
或非门CS1、CS2、CS3
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
电流源DA、D1、D2、D3
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
二极管DU1、DU2、DU3
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
二极管单元I
D
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
侦测电流I
L1
、I
L2
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
负载电流IN
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
输入端M1A、M1B、M2、M3、M4、M5、
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
晶体管M6A、M6B、M7A、M7B、M8、M9OUT1、OUT2
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
输出端RA、RB、R1、R2、R3
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
电阻VN1、VN2
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
参考电压端SIG
D1
、SIG
D2
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
状态判别信号SIG
ctrl
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
控制信号
具体实施方式
[0008]图1为本专利技术一实施例的电位状态判别装置100的示意图。电位状态判别装置100包含输入端IN、输出端OUT1、输出端OUT2、压降电路110、下拉电路120、负载电路130、晶体管M1A及上拉电路140。
[0009]压降电路110具有第一端及第二端,压降电路110的第一端耦接于输入端IN。当电流通过压降电路110时,压降电路110会在其第一端及第二端之间对应地产生压降。
[0010]下拉电路120具有第一端及第二端,下拉电路120的第一端耦接于压降电路110的第二端,而下拉电路120的第二端耦接于参考电压端VN1。
[0011]负载电路130具有第一端及第二端,负载电路130的第一端耦接于参考电压端VN2。
[0012]晶体管M1A具有第一端、第二端及控制端。晶体管M1A的第一端耦接于负载电路130的第二端,晶体管M1A的第二端耦接于参考电压端VN1,而晶体管M1A的控制端耦接于压降电路110的第二端。
[0013]上拉电路140具有第一端及第二端,上拉电路140的第一端耦接于参考电压端VN2,而上拉电路140的第二端耦接于压降电路110的第一端。在本专利技术的部分实施例中,参考电压端VN2所提供的电压可高于参考电压端VN1所提供的电压。举例来说,参考电压端VN2所提
供的电压可例如但不限于是系统中的操作电压,而参考电压端VN1所提供的电压则可例如但不限于是系统中的接地电压。
[0014]输出端OUT1耦接于晶体管M1A的第一端,并可用以输出状态判别信号SIG
D1
。输出端OUT2耦接于压降电路110的第一端,并可用以输出状态判别信号SIG
D2
。电位状态判别装置100可根据输入端IN的电位状态输出不同电压的状态判别信号SIG
D1
及SIG...

【技术保护点】

【技术特征摘要】
1.一种电位状态判别装置,其特征在于,包含:一输入端;一压降电路,具有一第一端耦接于该输入端,及一第二端;一下拉电路,具有一第一端耦接于该压降电路的该第二端,及一第二端耦接于一第一参考电压端;一第一负载电路,具有一第一端耦接于一第二参考电压端,及一第二端;一第一晶体管,具有一第一端耦接于该第一负载电路的该第二端,一第二端耦接于该第一参考电压端,及一控制端;一上拉电路,具有一第一端耦接于该第二参考电压端,及一第二端耦接于该压降电路的该第一端;一第一输出端,耦接于该第一晶体管的该第一端,用以输出一第一状态判别信号;及一第二输出端,用以输出一第二状态判别信号,其中该第一晶体管的该控制端耦接于该压降电路的该第二端且该第二输出端耦接于该压降电路的该第一端,或该第一晶体管的该控制端系耦接于该压降电路的该第一端且该第二输出端耦接于该压降电路的该第二端;其中该第一状态判别信号及该第二状态判别信号是用以判断该输入端的一电位状态。2.如权利要求1所述的电位状态判别装置,其特征在于,其中该压降电路包含至少一晶体管、至少一二极管、至少一电阻或所述三项的任意组合。3.如权利要求1所述的电位状态判别装置,其特征在于,其中该下拉电路包含至少一晶体管、至少一二极管、至少一电阻或所述三项的任意组合。4.如权利要求1所述的电位状态判别装置,其特征在于,其中该第一负载电路包含一第一电流源。5.如权利要求4所述的电位状态判别装置,其特征在于,其中该第一电流源包含至少一晶体管、至少一二极管、至少一电阻或所述三项的任意组合。6.如权利要求4所述的电位状态判别装置,其特征在于,其中该第一电流源包含:一第二晶体管,具有一第一端耦接于该第一负载电路的该第一端,一第二端,及一控制端;一第一电阻,具有一第一端耦接于该第二晶体管的该第二端,及一第二端;及一第一二极管单元,具有一第一端耦接于该第一电阻的该第二端,及一第二端耦接于该第二晶体管的该控制端及该第一负载电路的该第二端。7.如权利要求1所述的电位状态判别装置,其特征在于,其中该上拉电路包含一第二电流源。8.如权利要求7所述的电位状态判别装置,其特征在于,其中该第二电流源包含至少一晶体管、至少一二极管、至少一电阻或所述三项的任意组合。9.如权利要求7所述的电位状态判别装置,其特征在于,其中该第二电流源包含:一第三晶体管,具有一第一端耦接于该上拉电路的该第一端,一第二端,及一控制端;一第二电阻,具有一第一端耦接于该第三晶体管的该第二端,及一第二端;及一第二二极管单元,具有一第一端耦接于该第二电阻的该第二端,及一第二端耦接于该第三晶体管的该控制端及该上拉电路的该第二端。10.如权利要求1所述的电位状态判别装置,其特征在于,另包含:
一逻辑电路,耦接于该第一输出端及该第二输出端,用以根据该第一状态判别信号及该第二状态判别信号产生一控制信号,其...

【专利技术属性】
技术研发人员:彭天云蔡贤皇陈智圣
申请(专利权)人:立积电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1