一种显示面板制造技术

技术编号:33536024 阅读:12 留言:0更新日期:2022-05-19 02:17
本申请公开了一种显示面板,具有显示区和绑定区;显示面板包括位于显示区和绑定区的阵列基板以及位于阵列基板上的多条扇出走线;阵列基板包括位于显示区且在第一方向上间隔排布的多条信号线;信号线沿与第一方向垂直的第二方向延伸;多条扇出走线位于显示区且与多条信号线中的至少部分一一对应电连接;扇出走线包括靠近绑定区设置且沿第二方向延伸的第一走线部以及与第一走线部远离绑定区的一端连接且沿第一方向延伸的第二走线部;每一个第一走线部在垂直于阵列基板的方向上与多条信号线中的其中一条重叠设置,且第二走线部远离第一走线部的一端与对应的信号线电连接。本申请可以减小扇出走线与显示区的各信号之间产生的寄生电容。的寄生电容。的寄生电容。

【技术实现步骤摘要】
一种显示面板


[0001]本申请涉及显示
,具体涉及一种显示面板。

技术介绍

[0002]随着OLED(Organic Light Emitting Display,有机发光二极管)面板显示区占比不断提升,留给边框(Border)的设计空间不断被压缩,并且面板边框的异形化设计使得原来常规的设计已无法满足要求。
[0003]Border设计中占空间比例比较大的为从IC(集成电路)引出的信号线进入显示区的部分,一般该引线呈扇形分布,也称为fanout(扇出)走线。常规设计中,该fanout走线一般位于非显示区。近年来为了压缩该fanout走线的空间,可在工艺上提升fanout走线线宽和线距;受限于工艺能力提升的瓶颈,也有采用不同层金属作为fanout走线的方式。
[0004]因此,对从IC进入显示区的fanout走线进行压缩成为border压缩的关键,其中包括将fanout走线设置到显示区的设计,即fanout走线分布在显示区的pixel(像素)中,该设计不仅可以解决border压缩带来的设计空间减小的问题,还可以避免将fanout走线布线在倒角border处,从而解决异形border空间不足的问题。但是,fanout走线设置在显示区也带来了一些问题,例如,fanout走线与pixel内信号线产生寄生电容导致信号负载(loading)较大,从而导致IC推力不足以及串扰风险增加。

技术实现思路

[0005]本申请提供一种显示面板,可以减小扇出走线与显示区的子像素区中的各信号之间产生的寄生电容,减小了子像素区内的信号负载,避免了IC推力不足,以及减小了串扰风险,从而提高了显示面板的稳定性。
[0006]本申请提供一种显示面板,具有显示区和位于所述显示区一侧的绑定区;所述显示面板包括位于所述显示区和所述绑定区的阵列基板以及位于所述阵列基板上的多条扇出走线;
[0007]所述阵列基板包括位于所述显示区且在第一方向上间隔排布的多条信号线;每一条所述信号线沿与所述第一方向垂直的第二方向延伸;
[0008]所述多条扇出走线位于所述显示区且与所述多条信号线中的至少部分一一对应电连接;每一条所述扇出走线包括靠近所述绑定区设置且沿所述第二方向延伸的第一走线部以及与所述第一走线部远离所述绑定区的一端连接且沿所述第一方向延伸的第二走线部;
[0009]每一个所述第一走线部在垂直于所述阵列基板的方向上与所述多条信号线中的其中一条重叠设置,且所述第二走线部远离所述第一走线部的一端与对应的所述信号线电连接。
[0010]可选的,所述第一走线部的宽度小于或等于对应的所述信号线的宽度。
[0011]可选的,所述多条信号线在所述第一方向上形成依次相邻设置的多个信号线组,
每个所述信号线组包括相邻设置的一数据线和一电源电压信号线;
[0012]所述多条扇出走线与多条所述数据线一一对应电连接;每一个所述第一走线部在垂直于所述阵列基板的方向上与一条所述数据线或所述电源电压信号线重叠设置。
[0013]可选的,所述显示面板还包括位于所述多条扇出走线远离所述多条信号线一侧且与所述多条扇出走线对应设置的遮蔽层;所述遮蔽层与所述电源电压信号线电连接。
[0014]可选的,所述遮蔽层包括与所述多条扇出走线一一对应设置的多条遮蔽走线;
[0015]所述遮蔽走线的宽度大于或等于对应的所述扇出走线的宽度,且小于或等于对应的所述信号线的宽度。
[0016]可选的,所述电源电压信号线包括在垂直于所述阵列基板方向上叠置的第一子电源电压信号线和第二子电源电压信号线;其中,所述第一子电源电压信号线与所述第二子电源电压信号线电连接;所述数据线与所述第二子电源电压信号线同层设置。
[0017]可选的,所述阵列基板还包括在所述第一方向和所述第二方向上呈多行多列设置的多个子像素区;每一列所述子像素区与一个所述信号线组对应设置;
[0018]所述子像素区包括位于所述电源电压信号线远离所述扇出走线一侧且与对应的所述信号线组中的所述电源电压信号线电连接的驱动薄膜晶体管。
[0019]可选的,多条所述第一走线部在所述第一方向上形成依次相邻设置的多个第一走线部组,每个所述第一走线部组包括相邻设置的两个第一走线部;
[0020]所述多个第一走线部组在垂直于所述阵列基板方向上与所述多个信号线组中的部分信号线组重叠设置。
[0021]可选的,所述阵列基板包括位于所述显示区且沿所述第一方向延伸的多条扫描线;
[0022]每个所述第二走线部在垂直于所述阵列基板的方向上与所述多条扫描线中的其中一条重叠设置。
[0023]可选的,所述显示面板还包括位于所述多条扇出走线远离所述阵列基板一侧且与所述阵列基板电连接的有机发光层。
[0024]本申请提供的显示面板,将扇出走线的第一走线部分布在显示区内的数据线和电源电压信号线上,数据线和电源电压信号线可以在扇出走线与子像素区的驱动电路之间形成遮挡,可以减少扇出走线与子像素区中各复杂信号的影响,例如减小扇出走线与子像素区中各信号之间产生寄生电容,减小了子像素区内的信号负载,避免了IC推力不足,以及减小了串扰风险,从而提高了显示面板的稳定性。
附图说明
[0025]下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
[0026]图1为本申请实施例提供的一种显示面板的部分走线分布示意图。
[0027]图2为本申请实施例提供的一种显示面板的截面结构示意图。
[0028]图3为本申请实施例提供的一种显示面板的部分走线的俯视图。
[0029]图4为本申请实施例提供的另一种显示面板的截面结构示意图。
[0030]图5为本申请实施例提供的另一种显示面板的部分走线的俯视图。
[0031]图6为本申请实施例提供的另一种显示面板的截面结构示意图。
[0032]图7为本申请实施例提供的另一种显示面板的截面结构示意图。
具体实施方式
[0033]下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0034]在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种显示面板,其特征在于,具有显示区和位于所述显示区一侧的绑定区;所述显示面板包括位于所述显示区和所述绑定区的阵列基板以及位于所述阵列基板上的多条扇出走线;所述阵列基板包括位于所述显示区且在第一方向上间隔排布的多条信号线;每一条所述信号线沿与所述第一方向垂直的第二方向延伸;所述多条扇出走线位于所述显示区且与所述多条信号线中的至少部分一一对应电连接;每一条所述扇出走线包括靠近所述绑定区设置且沿所述第二方向延伸的第一走线部以及与所述第一走线部远离所述绑定区的一端连接且沿所述第一方向延伸的第二走线部;每一个所述第一走线部在垂直于所述阵列基板的方向上与所述多条信号线中的其中一条重叠设置,且所述第二走线部远离所述第一走线部的一端与对应的所述信号线电连接。2.根据权利要求1所述的显示面板,其特征在于,所述第一走线部的宽度小于或等于对应的所述信号线的宽度。3.根据权利要求1所述的显示面板,其特征在于,所述多条信号线在所述第一方向上形成依次相邻设置的多个信号线组,每个所述信号线组包括相邻设置的一数据线和一电源电压信号线;所述多条扇出走线与多条所述数据线一一对应电连接;每一个所述第一走线部在垂直于所述阵列基板的方向上与一条所述数据线或所述电源电压信号线重叠设置。4.根据权利要求3所述的显示面板,其特征在于,所述显示面板还包括位于所述多条扇出走线远离所述多条信号线一侧且与所述多条扇出走线对应设置的遮蔽层;所述遮蔽层与所述电源电压信号线电连接。5.根据权利要求4所述的显示面板,其特征在于,所述遮蔽层包括与所述...

【专利技术属性】
技术研发人员:何正霞吴绍静李彦阳周坤
申请(专利权)人:武汉华星光电半导体显示技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1