【技术实现步骤摘要】
用于管理操作的方法以及对应的存储器设备
[0001]相关申请的交叉引用
[0002]本申请要求于2020年11月12日提交的法国申请第2011586号的权益,该申请通过引用并入本文。
[0003]实施例涉及微电子器件,特别地涉及存储器设备,并且更具体地涉及(例如,在写入操作期间)它们的存储器平面的内容的修改的管理。
技术介绍
[0004]实施例适用于所有类型的存储器,特别是但不限于电可擦除的和可编程类型的非易失性存储器(EEPROM存储器)或者闪存。
[0005]存储器平面的内容的修改通常包括在该存储器平面中的写入操作,但是还取决于被用于不同类型的存储器的词汇,EEPROM存器的写入循环(擦除步骤之后是编程步骤)、或者闪存的编程(写入
‑
擦除循环)。
[0006]目前,当存储器设备被用在被连接到处理单元(例如,微处理器或微控制器)的应用中时,在控制用于修改其存储器平面的内容的操作(写入、擦除或编程)之后,知道存储器是否再次可用的唯一方法是使用微处理器的资源来检查存储器的状态。 ...
【技术保护点】
【技术特征摘要】
1.一种用于管理用于修改被耦合到处理单元的存储器设备的存储器平面的内容的操作的方法,所述方法包括:由所述处理单元向所述存储器设备通信所述操作的控制;由所述存储器设备执行所述操作;以及在所述操作结束时由所述存储器设备向所述处理单元通信指示所述操作结束的信息。2.根据权利要求1所述的方法,其中所述设备包括辅助引脚,所述辅助引脚的逻辑状态由所述处理单元管理并且仅在由所述处理单元控制的所述通信期间由所述存储器设备解译,所述方法包括在所述操作的所述执行期间以及在停止信息的通信期间:由所述存储器设备管理所述辅助引脚的所述逻辑状态;并且在所述辅助引脚上将所述处理单元配置在中断检测模式中;通信所述停止信息包括由所述存储器设备修改所述辅助引脚的所述逻辑状态,以用于由所述处理单元解译为中断。3.根据权利要求2所述的方法,其中所述存储器设备通过通信介质被耦合到所述处理单元,所述通信介质支持串行通信协议并且包括时钟信号线、至少一个数据信号线、以及将所述处理单元连接到所述辅助引脚的辅助线,所述辅助线与所述时钟信号线以及所述至少一个数据信号线分离。4.根据权利要求3所述的方法,其中所述通信介质支持集成电路间(I2C)通信协议,并且所述方法包括在通过所述处理单元的所述控制的所述通信期间由所述辅助引脚接收辅助逻辑信号,所述辅助逻辑信号禁止或授权所述操作的所述执行。5.根据权利要求3所述的方法,其中所述通信介质支持串行外围接口(SPI)通信协议,并且所述方法包括在通过所述处理单元的所述控制的所述通信期间由所述辅助引脚接收辅助逻辑信号,所述辅助逻辑信号导致或不导致在所述处理单元与所述存储器设备之间的所述通信暂停。6.根据权利要求3所述的方法,其中所述通信介质支持串行外围接口(SPI)通信协议,并且所述方法包括在通过所述处理单元的所述控制的所述通信期间由所述辅助引脚接收辅助逻辑信号,所述辅助逻辑信号激活或去激活所述存储器设备免受所述操作的影响的保护。7.根据权利要求1所述的方法,其中所述存储器设备是非易失性存储器设备。8.一种存储器设备,包括:存储器平面;控制接口,被配置为被耦合到处理单元并且从所述处理单元接收用于修改所述存储器平面的内容的操作的控制;辅助接口,被配置为被耦合到所述处理单元;以及处理电路,被配置为执行所述操作并且在所述操作结束时经由所述辅助接口向所述处理单元通信指示所述操作结束的信息。9.根据权利要求8所述的设备,其中所述辅助接口包括辅助引脚,所述辅助引脚的逻辑状态由所述处理单元管理并且仅在通过所述处理单元的所述控制的所述通信期间由所述处理电路解译,并且所述处理电路被配置为在所述操作的所述执行期间、以及在停止信息的通信期间管理所述辅助引脚的所述逻辑状态并且修改所述辅助引脚的所述逻辑状态,以
便生成由所述处理单元解译为所述停止信息的中断。10.根据权利要求9所述的设备,其中所述控制接口和所述辅助接口被配置为通过通信介质被耦合到所述处理单元,所述通信介质被配置为支持串行通信协议,并且所述通信介质包括时钟信号线、至少一个数据信号线、以及将所述处理单元连接到所述辅助引脚的一个辅助线,...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。