视频数据转换电路、方法及显示设备技术

技术编号:33435850 阅读:17 留言:0更新日期:2022-05-19 00:24
本发明专利技术公开了一种视频数据转换电路、方法及显示设备,该电路包括:像素拼接模块,依次接收输入视频数据中每帧图像数据中的每组像素数据,用于对接收的像素数据进行像素拼接处理,并输出拼接后的像素数据;数据转换模块,用于对拼接后的像素数据进行数据处理,以将每帧图像数据均转换成表征对应帧图像的第一部分的第一图像数据和表征对应帧图像的第二部分的第二图像数据,该第一部分至少包括该帧图像的左半部分,该第二部分至少包括该帧图像的右半部分。本发明专利技术能够满足对多像素视频数据进行动态对比度和锐化处理时的数据吞吐量要求,可适用于不同级数的滤波器。适用于不同级数的滤波器。适用于不同级数的滤波器。

【技术实现步骤摘要】
视频数据转换电路、方法及显示设备


[0001]本专利技术涉及视频图像处理
,具体涉及一种视频数据转换电路、方法及显示设备。

技术介绍

[0002]随着人们对显示画质需求的提升,显示器物理分辨率从标清、高清一路升级到全高清、超高清、8K。因此,显卡与显示芯片之间的HDMI或DP接口带宽也在不断提升以满足上述需求。
[0003]一般LCD(Liquid Crystal Display,液晶显示器)视频控制器输入接口为HDMI或DP接口,对输入视频进行截取处理之后,最终通过LCD视频控制器与LCD屏之间的HDMI或DP接口输出到LCD屏,一般4Kx2K的分辨率视频如果通过千兆网口输出,需要近20根千兆网线才能将视频完整输出到LCD屏,其控制器的接口很多,如果单台视频控制器可以带载更大的分辨率,需要更多的千兆网络接口,将使得视频控制器体积更加庞大,所以一般单台LCD视频控制器的带载能力在4Kx2K分辨率及以内。同时,由于系统时钟受工艺等限制,无法通过提升频率的方式来增大数据吞吐量。
[0004]因此到了4K和8K时代,HDMI/DP通过将单像素视频数据转化为双像素视频数据(即使用两路传输通道同时进行像素数据传输),并降频来满足剧增的数据量。但是,双像素视频数据在经过动态对比度和锐化处理时,其相应的处理装置的数据吞吐量往往小于双像素视频数据输入量,无法实现对输入的双像素视频数据的动态对比度和锐化处理。
[0005]因此,有必要提供改进的技术方案以克服现有技术中存在的以上技术问题。
专利技术内容
[0006]为了解决上述技术问题,本专利技术提供了一种视频数据转换电路、方法及显示设备,能够满足对多像素视频数据进行动态对比度和锐化处理时的数据吞吐量要求,可适用于不同级数的滤波器,并且能够消除重新合成的视频图像上的中间亮线。
[0007]根据本公开第一方面,提供了一种视频数据转换电路,包括:像素拼接模块,依次接收输入视频数据中每帧图像数据中的每组像素数据,用于对接收的像素数据进行像素拼接处理,并输出拼接后的像素数据;
[0008]数据转换模块,用于对所述拼接后的像素数据进行数据处理,以将每帧图像数据均转换成表征对应帧图像的第一部分的第一图像数据和表征对应帧图像的第二部分的第二图像数据,所述第一图像数据和所述第二图像数据用于驱动显示面板完成对应帧图像的显示,
[0009]其中,所述第一部分至少包括该帧图像的左半部分,所述第二部分至少包括该帧图像的右半部分。
[0010]可选地,所述第一部分和所述第二部分存在重合区域。
[0011]可选地,所述数据转换模块包括:
[0012]第一静态存储器,用于在接收到有效的第一写使能信号时根据第一写地址顺序将接收到的所述拼接后的像素数据写入,以实现对每帧图像数据对应的第一图像数据的存储,以及在接收到有效的第一读使能信号时根据第一读地址顺序将存储的所述第一图像数据进行输出;
[0013]第二静态存储器,用于在接收到有效的第二写使能信号时根据第二写地址顺序将接收到的所述拼接后的像素数据写入,以实现对每帧图像数据对应的第二图像数据的存储,以及在接收到有效的第二读使能信号时根据第二读地址顺序将存储的所述第二图像数据进行输出;
[0014]第一写控制器,用于在接收到行使能信号时输出有效的所述第一写使能信号,以及在接收到第二标志信号时输出无效的所述第一写使能信号;
[0015]第一读控制器,用于在接收到第一标志信号时输出有效的所述第一读使能信号;
[0016]第二写控制器,用于在接收第一标志信号时输出有效的所述第二写使能信号,以及在接收到第三标志信号时输出无效的所述第二写使能信号;
[0017]第二读控制器,用于在接收到第一标志信号时输出有效的所述第二读使能信号;
[0018]标志信号生成单元,用于根据所述显示面板的行分辨率、所述行使能信号和图像交叠区域的大小生成所述第一标志信号、所述第二标志信号和所述第三标志信号,所述图像交叠区域为所述第一部分和所述第二部分的重合区域。
[0019]可选地,所述第一静态存储器和所述第二静态存储器均包括第一使能端和第二使能端;
[0020]所述第一静态存储器的第一使能端接收所述第一写使能信号,所述第一静态存储器的第二使能端接收所述第一读使能信号;
[0021]所述第二静态存储器的第一使能端接收所述第二写使能信号,所述第二静态存储器的第二使能端接收所述第二读使能信号。
[0022]可选地,所述第一静态存储器和所述第二静态存储器均包括第三使能端;以及
[0023]所述数据转换模块还包括:
[0024]第一选择器,所述第一选择器的第一输入端接收所述第一写使能信号,所述第一选择器的第二输入端接收所述第一读使能信号,所述第一选择器的输出端与所述第一静态存储器的第三使能端连接,所述第一选择器根据第一选通信号选择性地将所述第一写使能信号和所述第一读使能信号传输至所述第一静态存储器的第三使能端,以控制所述第一静态存储器分时的进行数据读写操作;
[0025]第二选择器,所述第二选择器的第一输入端接收所述第二写使能信号,所述第二选择器的第二输入端接收所述第二读使能信号,所述第二选择器的输出端与所述第二静态存储器的第三使能端连接,所述第二选择器根据第二选通信号选择性地将所述第二写使能信号和所述第二读使能信号传输至所述第二静态存储器的第三使能端,以控制所述第二静态存储器分时的进行数据读写操作,
[0026]其中,每组像素数据均包括N个相邻的像素数据,且所述像素拼接模块在每N个时钟周期内完成一次像素拼接,N大于等于2。
[0027]可选地,所述标志信号生成单元用于在检测到每帧图像数据中的每行像素数据对应的所述图像交叠区域的起始位置时生成所述第一标志信号,在检测到每帧图像数据中的
每行像素数据对应的所述图像交叠区域的结束位置时生成所述第二标志信号,以及在检测到每帧图像数据中的每行像素数据的结束位置时生成所述第三标志信号。
[0028]可选地,所述标志信号生成单元通过比较器实现,所述比较器通过对每帧图像数据的读写地址与预设的基准地址的比较,和/或通过对每帧图像数据的读写时间与预设的时间阈值的比较来确定是否检测到每帧图像数据中的每行像素数据对应的所述图像交叠区域的起始位置和结束位置、以及确定是否检测到每帧图像数据中的每行像素数据的结束位置。
[0029]可选地,所述视频数据转换电路还包括:
[0030]数据对齐模块,用于根据目标图像的宽度以及所述图像交叠区域的大小确定所述图像交叠区域的起始位置对应的像素数据分别在所述第一静态存储器和所述第二静态存储器中的存储位置,并根据确定的存储位置对所述第一图像数据和所述第二图像数据对齐处理。
[0031]根据本公开第二方面,提供了一种显示设备,包括:接口电路,用于将输入视频数据的每帧图像数据中的多个像素数据进行分组输出;
[0032]如上所述的视频数据转换电本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种视频数据转换电路,其中,包括:像素拼接模块,依次接收输入视频数据中每帧图像数据中的每组像素数据,用于对接收的像素数据进行像素拼接处理,并输出拼接后的像素数据;数据转换模块,用于对所述拼接后的像素数据进行数据处理,以将每帧图像数据均转换成表征对应帧图像的第一部分的第一图像数据和表征对应帧图像的第二部分的第二图像数据,所述第一图像数据和所述第二图像数据用于驱动显示面板完成对应帧图像的显示,其中,所述第一部分至少包括该帧图像的左半部分,所述第二部分至少包括该帧图像的右半部分。2.根据权利要求1所述的视频数据转换电路,其中,所述第一部分和所述第二部分存在重合区域。3.根据权利要求2所述的视频数据转换电路,其中,所述数据转换模块包括:第一静态存储器,用于在接收到有效的第一写使能信号时根据第一写地址顺序将接收到的所述拼接后的像素数据写入,以实现对每帧图像数据对应的第一图像数据的存储,以及在接收到有效的第一读使能信号时根据第一读地址顺序将存储的所述第一图像数据进行输出;第二静态存储器,用于在接收到有效的第二写使能信号时根据第二写地址顺序将接收到的所述拼接后的像素数据写入,以实现对每帧图像数据对应的第二图像数据的存储,以及在接收到有效的第二读使能信号时根据第二读地址顺序将存储的所述第二图像数据进行输出;第一写控制器,用于在接收到行使能信号时输出有效的所述第一写使能信号,以及在接收到第二标志信号时输出无效的所述第一写使能信号;第一读控制器,用于在接收到第一标志信号时输出有效的所述第一读使能信号;第二写控制器,用于在接收第一标志信号时输出有效的所述第二写使能信号,以及在接收到第三标志信号时输出无效的所述第二写使能信号;第二读控制器,用于在接收到第一标志信号时输出有效的所述第二读使能信号;标志信号生成单元,用于根据所述显示面板的行分辨率、所述行使能信号和图像交叠区域的大小生成所述第一标志信号、所述第二标志信号和所述第三标志信号,其中所述图像交叠区域为所述第一部分和所述第二部分的重合区域。4.根据权利要求3所述的视频数据转换电路,其中,所述第一静态存储器和所述第二静态存储器均包括第一使能端和第二使能端;所述第一静态存储器的第一使能端接收所述第一写使能信号,所述第一静态存储器的第二使能端接收所述第一读使能信号;所述第二静态存储器的第一使能端接收所述第二写使能信号,所述第二静态存储器的第二使能端接收所述第二读使能信号。5.根据权利要求3所述的视频数据转换电路,其中,所述第一静态存储器和所述第二静态存储器均包括第三使能端;以及所述数据转换模块还包括:第一选择器,所述第一选择器的第一输入端接收所述第一写使能信号,所述第一选择
器的第二输入端接收所述第一读使能信号,所述第一选择器的输出端与所述第一静态存储器的第三使能端连接,所述第一选择器根据第一选通信号选择性地将所述第一写使能信号和所述第一读使能信号传输至所述第一静态存储器的第三使能端,以控制所述第一静态存储器分时的进行数据读写操作;第二选择器,所述第二选择器的第一输入端接收...

【专利技术属性】
技术研发人员:毕超茆文艺崔朋飞陈哲
申请(专利权)人:北京奕斯伟计算技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1