【技术实现步骤摘要】
使FPGA GTY bank同时接入4路时钟的电路及实现方法
[0001]本专利技术涉及一种时钟电路,特别涉及一种使FPGAGTYbank同时接入4路时钟的电路及实现方法。
技术背景
[0002]随着光通信技术的不断向前发展,传输信号速率从原来的2.5Gbps,10Gbps,升级到40Gbps,100Gbps,相应的接口规范、处理协议也在不断的完善和使用中。信号格式从以往的SDH信号,逐步向着以太网信号、OTN信号过渡。并且,随着以太网技术的进步,以太网信号逐步被更广泛的使用起来。而在大数据,云计算等新兴技术不断发展的背景下,高速率、大带宽的OTN信号,日益成为通信链路中必不可少的信号格式。
[0003]目前的通信链路中既有原始的SDH信号、以太网信号,也有新兴的OTN信号,出现了多种速率信号并存的局面。而每种信号对应的信号速率不同、协议不同、处理数据所必须的时钟频率也不同。通常要采用不同的接口板,区分不同的信号速率,完成信号的输入输出工作。由于处理的信号速率不同、时钟不同,每种接口板的硬件电路不一致,无法通用。这样 ...
【技术保护点】
【技术特征摘要】
1.一种使FPGAGTYbank同时接入4路时钟的电路,包括本地晶振G1、FPGA芯片U1、时钟芯片U2,其特征在于:所述的时钟芯片U2为具备4个DPLL,支持4路输入端、4路输出端的可编程低抖动时钟芯片,本地晶振G1输出异步时钟,连接在时钟芯片U2的1路输入端,FPGA芯片U1的3个接口输出同步时钟,连接在时钟芯片U2的其余3路输入端,时钟芯片U2的4路输出端输出4路时钟,连接FPGA芯片U1的3个连续的GTYbank时钟输入接口。2.采用权利要求1所述的使FPGAGTYbank同时接入4路时钟的电路的实现方法,其特征在于:FPGA芯片U1的 GTY bank<n>本身仅有2路时钟输入管脚MGTREFCLK,输入两种不同的时钟,根据这两种时钟频率,处理2种相对应的高速数据信号,又基于FPGA芯片U1的GTYbank时钟借用特性,FPGA芯片U1的 GTY bank<n>使用GTY bank<n
‑
1>、GTY bank<n
‑
2>、GTY bank<n+1>...
【专利技术属性】
技术研发人员:孙静,宋猛,武岩,
申请(专利权)人:天津光电通信技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。