OOK调制解调装置制造方法及图纸

技术编号:33358323 阅读:35 留言:0更新日期:2022-05-10 15:27
本实用新型专利技术公开了一种OOK调制解调装置,包括:调制模块、信道和解调模块;调制模块包括第一处理单元、第二处理单元以及第三处理单元;第一处理单元对输入信号延迟处理获得延迟信号;第二处理单元获取延迟信号和输入信号之间的重合信号并输出在重合信号的脉冲宽度范围内获取的时钟信号中与之对应的高频信号;第三处理单元获取延迟信号的边沿脉冲信号并处理高频信号形成调制信号;解调模块包括解调器和信号还原单元,解调器将调制信号解调获得解调信号,信号还原单元处理解调信号后获得与输入信号等占空比的输出信号。根据本实用新型专利技术的技术方案,能够实现信号边沿同步,使调制信号的初始和末端周期脉宽宽度可控,进而减小信号抖动和减小信号占空比变化。抖动和减小信号占空比变化。抖动和减小信号占空比变化。

【技术实现步骤摘要】
OOK调制解调装置


[0001]本技术是关于信号调制解调领域,特别是关于一种OOK调制解调装置。

技术介绍

[0002]OOK调制是将数字调制信号的可能状态与二进制信息符号或它的相应基带信号状态一一对应,用二进制信息符号进行键控。OOK调制是将载波时钟信号与输入信号进行编码,在输入信号为高电平/低电平时,调制器输出载波时钟信号,在低电平/高电平时调制器输出0电平。但是,因调制信号初始和末端周期的脉宽不总是一致,所以解调出的信号脉宽宽度存在误差,使占空比发生变化。
[0003]公开于该
技术介绍
部分的信息仅仅旨在增加对本技术的总体背景的理解,而不应当被视为承认或以任何形式暗示该信息构成已为本领域一般技术人员所公知的现有技术。

技术实现思路

[0004]本技术的目的在于提供一种OOK调制解调装置,其能够减小信号抖动和占空比变化。
[0005]为实现上述目的,本技术的实施例提供了一种OOK调制解调装置,包括:调制模块、信道和解调模块。
[0006]所述调制模块包括第一处理单元、第二处理单元以及第三处理单元;第一处理单元用于对输入信号进行延迟处理而获得延迟信号;第二处理单元用于获取延迟信号和输入信号之间重合部分的重合信号并输出在重合信号的脉冲宽度范围内获取的时钟信号中与之对应的高频信号;第三处理单元用于获取延迟信号的边沿脉冲信号并处理高频信号形成调制信号。
[0007]所述信道与调制模块及解调模块连接,用于将所述调制信号传输至解调模块。
[0008]所述解调模块包括解调器和信号还原单元,所述解调器用于将调制信号解调获得解调信号,所述信号还原单元与解调器连接,用于处理解调信号后获得与输入信号等占空比的输出信号。
[0009]在本技术的一个或多个实施方式中,所述解调信号的脉冲宽度等于输入信号的脉冲宽度和边沿脉冲信号的脉冲宽度之和。
[0010]在本技术的一个或多个实施方式中,所述第一处理单元包括第一延迟电路和第二延迟电路,所述输入信号经第一延迟电路输出第一延迟信号,所述第一延迟信号经第二延迟电路输出第二延迟信号。
[0011]在本技术的一个或多个实施方式中,所述第二处理单元包括第一逻辑电路和第二逻辑电路,所述第一逻辑电路对输入信号和第二延迟信号进行处理输出重合信号,所述第二逻辑电路对重合信号和时钟信号进行处理输出高频信号。
[0012]在本技术的一个或多个实施方式中,所述第一逻辑电路和第二逻辑电路均为
乘法电路。
[0013]在本技术的一个或多个实施方式中,所述第三处理单元包括双边沿脉冲电路和第三逻辑电路,所述双边沿脉冲电路用于捕获第一延迟信号的双边沿脉冲并输出双边沿脉冲信号,所述第三逻辑电路用于处理双边沿脉冲信号和高频信号并输出调制信号。
[0014]在本技术的一个或多个实施方式中,所述第三逻辑电路为加法电路。
[0015]在本技术的一个或多个实施方式中,所述信号还原单元包括单边沿延迟电路和第四逻辑电路,所述单边沿延迟电路用于捕获解调信号的单边沿脉冲并输出单边沿脉冲信号,所述第四逻辑电路用于对单边沿脉冲信号和解调信号进行处理输出与输入信号等占空比的输出信号。
[0016]在本技术的一个或多个实施方式中,所述第四逻辑电路为乘法电路。
[0017]在本技术的一个或多个实施方式中,所述第一延迟电路和第二延迟电路的延迟时间相同。
[0018]与现有技术相比,根据本技术实施方式的OOK调制解调装置,能够实现信号边沿同步,使调制信号的初始和末端周期脉宽宽度可控,进而减小信号抖动和减小信号占空比变化。
附图说明
[0019]图1是根据本技术一实施方式的OOK调制解调装置的电路原理图;
[0020]图2是根据本技术一实施方式的OOK调制解调装置的各级信号波形图。
具体实施方式
[0021]下面结合附图,对本技术的具体实施方式进行详细描述,但应当理解本技术的保护范围并不受具体实施方式的限制。
[0022]除非另有其它明确表示,否则在整个说明书和权利要求书中,术语“包括”或其变换如“包含”或“包括有”等等将被理解为包括所陈述的元件或组成部分,而并未排除其它元件或其它组成部分。
[0023]实施例1
[0024]如图1所示,一种OOK调制解调装置,包括:调制模块、信道channel和解调模块。
[0025]调制模块包括相连的第一处理单元、第二处理单元以及第三处理单元。输入信号DATA_IN同时输入至第一处理单元和第二处理单元,时钟信号CLK输入至第二处理单元。其中,第一处理单元对输入信号DATA_IN进行延迟处理而获得延迟信号。第二处理单元获取延迟信号和输入信号DATA_IN之间重合部分的重合信号TD3并输出在重合信号TD3的脉冲宽度t3范围内获取的时钟信号CLK中与之对应的高频信号TD4。第三处理单元获取延迟信号的边沿脉冲信号并处理高频信号TD4形成调制信号TD6。
[0026]信道channel与调制模块及解调模块连接,用于将调制信号TD6传输至解调模块。本技术并不限制信道的具体实现方式,如电感、光耦、电容、双绞线等介质均可,并不拘泥于某种具体的信道形式,不同的信道形式都在本专利保护范围之内。
[0027]解调模块包括解调器demodute和信号还原单元,解调器demodute用于将调制信号TD6解调获得解调信号OUT1,信号还原单元与解调器demodute连接,用于处理解调信号OUT1
后获得与输入信号DATA_IN等占空比的输出信号DATA_OUT。
[0028]解调信号OUT1的脉冲宽度等于输入信号DATA_IN的脉冲宽度和边沿脉冲信号的脉冲宽度之和。
[0029]通过上述技术方案,通过调制模块对输入信号DATA_IN和时钟信号CLK进行处理,从而获得与延迟信号至少单边沿同步的调制信号TD6,并经信道channel传输至解调模块,解调模块在进行解调器demodute解调后经过信号还原单元的再处理,获得与输入信号DATA_IN等占空比的输出信号DATA_OUT,从而有效地减小了调制

解调前后信号的抖动和信号占空比变化的问题。
[0030]进一步的,本实施例中,第一处理单元包括第一延迟电路delay1和第二延迟电路delay2。第一延迟电路delay1和第二延迟电路delay2相连。输入信号DATA_IN经第一延迟电路delay1输出第一延迟信号TD1,第一延迟信号TD1经第二延迟电路delay2输出第二延迟信号TD2。第一延迟电路delay1和第二延迟电路delay2的延迟时间相同均为d1。
[0031]第二处理单元包括第一逻辑电路logical1和第二逻辑电路logical2,第一逻辑电路logical1和第二逻辑电路logical2均为乘法电路。第一逻辑电路logical1和第二逻辑电路logical2相本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种OOK调制解调装置,其特征在于,包括:调制模块、信道和解调模块;所述调制模块包括第一处理单元、第二处理单元以及第三处理单元;第一处理单元用于对输入信号进行延迟处理而获得延迟信号;第二处理单元用于获取延迟信号和输入信号之间重合部分的重合信号并输出在重合信号的脉冲宽度范围内获取的时钟信号中与之对应的高频信号;第三处理单元用于获取延迟信号的边沿脉冲信号并处理高频信号形成调制信号;所述信道与调制模块及解调模块连接,用于将所述调制信号传输至解调模块;所述解调模块包括解调器和信号还原单元,所述解调器用于将调制信号解调获得解调信号,所述信号还原单元与解调器连接,用于处理解调信号后获得与输入信号等占空比的输出信号。2.如权利要求1所述的OOK调制解调装置,其特征在于,所述解调信号的脉冲宽度等于输入信号的脉冲宽度和边沿脉冲信号的脉冲宽度之和。3.如权利要求1所述的OOK调制解调装置,其特征在于,所述第一处理单元包括第一延迟电路和第二延迟电路,所述输入信号经第一延迟电路输出第一延迟信号,所述第一延迟信号经第二延迟电路输出第二延迟信号。4.如权利要求3所述的OOK调制解调装置,其特征在于,所述第二处理单元包括第一逻辑...

【专利技术属性】
技术研发人员:时传飞刘燕涛
申请(专利权)人:屹世半导体上海有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1