快充控制器系统技术方案

技术编号:33340455 阅读:19 留言:0更新日期:2022-05-08 09:25
本发明专利技术公开一种快充控制器系统,包含:电源电路、主控芯片电路、快充电路、视频转换电路、USB电路,所述视频转换电路包含:视频转换芯片U5、HDMI输入电路、HDMI输出电路、LVDS输出电路,本发明专利技术结构简单合理,具有加密、快充的功能,并能够2台或者3台不同接口手机同时充电时自动识别转换成5V/3A充电,具有良好的市场价值。值。

【技术实现步骤摘要】
快充控制器系统


[0001]本专利技术涉及充电控制器领域,具体说的是一种快充控制器系统。

技术介绍

[0002]随着生活智能化,笔记本电脑电子设备已经成为日常生活中的重要工具,而充电是用户每天的日常,快充可以短时间内为笔记本快速回血,极大优化了用户体验的新技术,但现有的快充控制器无法防止别人通过USB来拷贝电脑中文件等信息。

技术实现思路

[0003]本专利技术针对已有扩展坞的不足,提供一种具有加密、快充的功能,可以多屏显示,直接输出HDMI信号和LVDS信号的快充控制器系统,一种二拖三连接线,集中解决不同型号手机及笔记本快充功能的数据线;TYPE

C TO TYPE

C +Micro+Lightning5V/3A MAX;C TO C充电 100W MAX;C TO L充电 20W MAX;C TO M充电 18W MAX;USB TO TYPE

C +Micro+Lightning 5V/3A MAX;U TO C 充电 5A MAX;U TO L 充电 2.4A MAX;U TO M 充电 2A MAX,任意2台或者3台不同接口手机同时充电时自动识别转换成5V/3A充电。
[0004]本专利技术解决其技术问题所采用的的技术方案是:提供一种快充控制器系统,包含:电源电路、主控芯片电路、快充电路、视频转换电路、USB电路,所述视频转换电路包含:视频转换芯片U5、HDMI输入电路、HDMI输出电路、LVDS输出电路。
[0005]进一步地,所述电源电路包含芯片U6、U7,所述芯片U6的1管脚接地,3管脚第一引线接5V电压、第二引线经滤波电容E1、C35、C36、C37、C38接地,第三引线经电阻E49、发光二极管D2接地、第三引线与接口CN9的3、4管脚连接,所述接口CN9的1、2管脚接地,所述芯片U6的2、4管脚输出3.3VDD,磁珠FB4、FB5、FB6、FB7、FB8的1管脚第一引线经两个滤波电容C25、C28接地、第二引线接所述3.3VDD,所述磁珠FB4的2管脚经两个滤波电容C26、C27接地,所述磁珠FB5的2管脚经两个滤波电容C29、C30接地,所述磁珠FB6的2管脚经滤波电容C32接地,所述磁珠FB7的2管脚经滤波电容C33接地,所述磁珠FB6的2管脚与所述磁珠FB8的2管脚之间设置有两个电容C34、C31,磁珠FB12的1管脚接所述3.3VDD,2管脚第一引线接3.3VCC、第二引线经两个滤波电容C52、C53接地,磁珠FB14的1管脚接所述3.3VCC,2管脚经电容C55接地,磁珠FB13的1管脚第一引线经电容C55接地、第二引线经电容C56接地,2管脚经电容C54接地,所述芯片U7的1管脚经电阻R50、电容C49、C50、C51的2管脚接地,3管脚经电容C49、C50、C51的1管脚输入5V电压,2管脚输出1.8V电压,4管脚第一引线接所述1.8V电压、第二引线经三个滤波电容C39、C40和C41接地、第三引线接磁珠FB9、FB10、FB11的1管脚,所述磁珠FB9的2管脚经滤波电容C42、C43、C44、C45接地,所述磁珠FB10的2管脚经滤波电容C46、C47接地,所述磁珠FB11的2管脚经电容C48接地,所述芯片U6的型号为ASM1117

3.3,所述芯片U7的型号为ASM1117

1 .8,所述接口CN9的型号为CON4。
[0006]所述主控芯片电路包含芯片U1、开关稳压器IC1,所述芯片U1的1管脚经电阻R1的
第一引线经电阻R3接地,第二引线与接口CN2的1管脚连接,所述接口CN2的2管脚接地,所述主控芯片U1的8管脚第一引线接所述3.3VDD、第二引线经滤波电容C2、C5接数字地DGND,17、18管脚分别与接口CN1的2、1管脚连接,所述接口CN1的3管脚接地,所述芯片U1的10管脚接所述数字地DGND,5管脚第一引线经电容C6接地、第二引线接电阻R8的1管脚,所述电阻R8的2管脚第一引线经电阻R9和电阻R11接地、第二引线经电容C7和电阻R11接地、第三引线接运算放大器LMV321的4管脚,所述运算放大器LMV321的2管脚接地,1管脚经电阻R7与接口CN10的2管脚连接,所述接口CN10的2管脚经电阻R66接地,1管脚接所述电池BAT正极,所述主控芯片U1的4管脚第一引线经电容C9接地、第二引线经电阻R10接所述接口CN10的1管脚、第三引线经电阻R13接地,所述开关稳压器IC1的5管脚经电容C8接地,第二引线输出VOUT,4、5管脚之间设置有电阻PR1,2管脚接地,3管脚第一引线经电阻PR2接地、第二引线经电阻R12和电容C11接地、第三引线经电阻R12与接口CN3的1、2、3管脚连接,1管脚经二极管D1与所述接口CN3的1、2、3管脚连接,1、5管脚之间设置有电感PL1,所述接口CN3的4、5、6管脚接地,所述芯片U1的型号为STC15W408AD SOP20 DIP20 I SSOP20,所述开关稳压器IC1的型号为LM2733。
[0007]进一步地,所述快充电路包含芯片U9、U8,接口USB1、USB2、J3,所述芯片U9的1管脚经电阻R67接地,4管脚经发光二极管D5、电阻R68接地,5管脚经发光二极管D6、电阻R69接地,8管脚第一引线经发光二极管D7和电阻R65接10管脚、第二引线经发光二极管D8和所述电阻R68接10管脚,9管脚第一引线经发光二极管D9和所述电阻R65接10管脚。第二引线经发光二极管D10和所述电阻R65接10管脚,11、12管脚接地,15、16、17、18、19管脚第一引线经二极管D4接地、第二引线接磁珠L1的1管脚、第三引线接二极管D3的正极,所述磁珠L1的2管脚第一引线经滤波电容CP18、CP19、CP20、CP21、CP22接地、第二引线接所述电池BAT正极,所述二极管D3的负极第一引线经滤波电容CP12、CP13、CP14、CP15、CP16、CP17接地、第二引线接系统电源VSYS,20、21、22、23管脚接所述系统电源VSYS,24管脚第一引线经电容C58接地、第二引线经电容CP9、CP8接地,25管脚第一引线经电容C57接地、第二引线经电容CP8接地,26管脚经电容C60接地,27、28管脚经电容C59接地,29管脚接地,36管脚经开关SW1接地,37管脚第一引线经电阻R62接基准电压VREG、第二引线经电阻R63接地、第三引线经电阻RNTC1接地,40管脚经电阻R64接地,41管脚接地,所述芯片U8的1、2、24管脚接地,20、21管脚接所述芯片U9的30管脚,17、16管脚分别接所述接口USB2的3、2管脚,14管脚经电阻R56接地,11管脚经电阻R55接地,6、7管脚第一引线经电容CP1接地、第二引线经电阻R51接所述电池BAT正极,所述接口USB1的1管脚第一引线接MOS管Q3的漏极、第二引线接MOS管Q6的漏极,所述MOS管Q3、Q6的栅极接所述芯片U9的35管脚,所述MOS管Q3的源极经电阻R54接本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种快充控制器系统,包含:电源电路、主控芯片电路、快充电路、视频转换电路、USB电路,所述视频转换电路包含:视频转换芯片U5、HDMI输入电路、HDMI输出电路、LVDS输出电路。2.根据权利要求1所述的一种快充控制器系统,其特征在于,所述电源电路包含芯片U6、U7,所述芯片U6的1管脚接地,3管脚第一引线接5V电压、第二引线经滤波电容E1、C35、C36、C37、C38接地,第三引线经电阻E49、发光二极管D2接地、第三引线与接口CN9的3、4管脚连接,所述接口CN9的1、2管脚接地,所述芯片U6的2、4管脚输出3.3VDD,磁珠FB4、FB5、FB6、FB7、FB8的1管脚第一引线经两个滤波电容C25、C28接地、第二引线接所述3.3VDD,所述磁珠FB4的2管脚经两个滤波电容C26、C27接地,所述磁珠FB5的2管脚经两个滤波电容C29、C30接地,所述磁珠FB6的2管脚经滤波电容C32接地,所述磁珠FB7的2管脚经滤波电容C33接地,所述磁珠FB6的2管脚与所述磁珠FB8的2管脚之间设置有两个电容C34、C31,磁珠FB12的1管脚接所述3.3VDD,2管脚第一引线接3.3VCC、第二引线经两个滤波电容C52、C53接地,磁珠FB14的1管脚接所述3.3VCC,2管脚经电容C55接地,磁珠FB13的1管脚第一引线经电容C55接地、第二引线经电容C56接地,2管脚经电容C54接地,所述芯片U7的1管脚经电阻R50、电容C49、C50、C51的2管脚接地,3管脚经电容C49、C50、C51的1管脚输入5V电压,2管脚输出1.8V电压,4管脚第一引线接所述1.8V电压、第二引线经三个滤波电容C39、C40和C41接地、第三引线接磁珠FB9、FB10、FB11的1管脚,所述磁珠FB9的2管脚经滤波电容C42、C43、C44、C45接地,所述磁珠FB10的2管脚经滤波电容C46、C47接地,所述磁珠FB11的2管脚经电容C48接地,所述芯片U6的型号为ASM1117

3.3,所述芯片U7的型号为ASM1117

1 .8,所述接口CN9的型号为CON4。3.根据权利要求1所述的一种快充控制器系统,其特征在于,所述主控芯片电路包含芯片U1、开关稳压器IC1,所述芯片U1的1管脚经电阻R1的第一引线经电阻R3接地,第二引线与接口CN2的1管脚连接,所述接口CN2的2管脚接地,所述主控芯片U1的8管脚第一引线接所述3.3VDD、第二引线经滤波电容C2、C5接数字地DGND,17、18管脚分别与接口CN1的2、1管脚连接,所述接口CN1的3管脚接地,所述芯片U1的10管脚接所述数字地DGND,5管脚第一引线经电容C6接地、第二引线接电阻R8的1管脚,所述电阻R8的2管脚第一引线经电阻R9和电阻R11接地、第二引线经电容C7和电阻R11接地、第三引线接运算放大器LMV321的4管脚,所述运算放大器LMV321的2管脚接地,1管脚经电阻R7与接口CN10的2管脚连接,所述接口CN10的2管脚经电阻R66接地,1管脚接所述电池BAT正极,所述主控芯片U1的4管脚第一引线经电容C9接地、第二引线经电阻R10接所述接口CN10的1管脚、第三引线经电阻R13接地,所述开关稳压器IC1的5管脚经电容C8接地,第二引线输出VOUT,4、5管脚之间设置有电阻PR1,2管脚接地,3管脚第一引线经电阻PR2接地、第二引线经电阻R12和电容C11接地、第三引线经电阻R12与接口CN3的1、2、3管脚连接,1管脚经二极管D1与所述接口CN3的1、2、3管脚连接,1、5管脚之间设置有电感PL1,所述接口CN3的4、5、6管脚接地,所述芯片U1的型号为STC15W408AD SOP20 DIP20 I SSOP20,所述开关稳压器IC1的型号为LM2733。4.根据权利要求1所述的一种快充控制器系统,其特征在于,所述快充电路包含芯片U9、U8,接口USB1、USB2、J3,所述芯片U9的1管脚经电阻R67接地,4管脚经发光二极管D5、电阻R68接地,5管脚经发光二极管D6、电阻R69接地,8管脚第一引线经发光二极管D7和电阻R65接10管脚、第二引线经发光二极管D8和所述电阻R68接10管脚,9管脚第一引线经发光二
极管D9和所述电阻R65接10管脚;第二引线经发光二极管D10和所述电阻R65接10管脚,11、12管脚接地,15、16、17、18、19管脚第一引线经二极管D4接地、第二引线接磁珠L1的1管脚、第三引线接二极管D3的正极,所述磁珠L1的2管脚第一引线经滤波电容CP18、CP19、CP20、CP21、CP22接地、第二引线接所述电池BAT正极,所述二极管D3的负极第一引线经滤波电容CP12、CP13、CP14、CP15、CP16、CP17接地、第二引线接系统电源VSYS,20、21、22、23管脚接所述系统电源VSYS,24管脚第一引线经电容C58接地、第二引线经电容CP9、CP8接地,25管脚第一引线经电容C57接地、第二引线经电容CP8接地,26管脚经电容C60接地,27、28管脚经电容C59接地,29管脚接地,36管脚经开关SW1接地,37管脚第一引线经电阻R62接基准电压VREG、第二引线经电阻R63接地、第三引线经电阻RNTC1接地,40管脚经电阻R64接地,41管脚接地,所述芯片U8的1、2、24管脚接地,20、21管脚接所述芯片U9的30管脚,17、16管脚分别接所述接口USB2的3、2管脚,14管脚经电阻R56接地,11管脚经电阻R55接地,6、7管脚第一引线经电容CP1接地、第二引线经电阻R51接所述电池BAT正极,所述接口USB1的1管脚第一引线接MOS管Q3的漏极、第二引线接MOS管Q6的漏极,所述MOS管Q3、Q6的栅极接所述芯片U9的35管脚,所述MOS管Q3的源极经电阻R54接所述芯片U9的35管脚,所述接口USB1的2管脚经电阻R57、R58接地,3管脚经电阻R58接地,4、5、6管脚接地,1管脚与4、5、6管脚之间设置有电容CP2,所述接口USB2的1管脚第一引线接所述芯片U9的30管脚、第二引线经电阻R52和电容CP3接地、第三引线经电容CP4接地、第四引线接MOS管Q4的漏极,4、5管脚接地,所述MOS管Q4的栅极经电阻R53的2管脚接所述芯片U9的31管脚,源极经所述电阻R53的1管脚接MOS管Q5的源极,所述MOS管Q5的栅极接所述芯片U9的31管脚,漏极接所述MOS管Q6的源极,所述接口...

【专利技术属性】
技术研发人员:张犁
申请(专利权)人:深圳市欧菲尔科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1