碳化硅结势垒肖特基二极管及其制备方法技术

技术编号:33334682 阅读:66 留言:0更新日期:2022-05-08 09:16
本申请涉及一种碳化硅结势垒肖特基二极管及其制备方法。其中,碳化硅结势垒肖特基二极管的制备方法包括:提供碳化硅衬底并在碳化硅衬底的上表面形成N型外延层;在N型外延层的上表面形成第一硬掩膜,并在第一硬掩膜上刻蚀出若干等距的第一开口;在第一硬掩膜和N型外延层之上形成第二硬掩膜,第二硬掩膜的厚度小于第一开口的宽度的一半;对第二硬掩膜进行刻蚀,直至暴露N型外延层;向第二开口注入P型离子;清除第一硬掩膜和第二硬掩膜并在N型外延层的上表面形成肖特基金属层。本申请可以摆脱既定的光刻制程和刻蚀线宽的限制,在不增大肖特基接触的前提下,通过进一步减少P型注入区的表面积大小,使得肖特基结在肖特基接触中的面积占比增大。面积占比增大。面积占比增大。

【技术实现步骤摘要】
碳化硅结势垒肖特基二极管及其制备方法


[0001]本申请属于半导体器件
,尤其涉及一种碳化硅结势垒肖特基二极管及其制备方法。

技术介绍

[0002]碳化硅结势垒肖特基二极管(Junction Barrier Schottky Diode,JBS)是融合PN结及肖特基结的器件,碳化硅结势垒肖特基二极管的肖特基接触的基本元胞结构是在2个PN结之间插入肖特基结,通过2个PN结夹断电场,降低肖特基结的电场强度,具备较低的反向恢复时间及超软的恢复特性,被广泛应用在电源领域中。在碳达峰、碳中和的时代背景下,对该器件的需求越来越广泛,同时对该器件的性能提出低正向电压(Voltage Forward,VF)低漏电流的要求。
[0003]在电流密度相同及低漏电流的情况下,现有的碳化硅结势垒肖特基二极管可以通过增加芯片的面积降低VF,但增加了芯片成本。也可以增加碳化硅结势垒肖特基二极管中的每个基本元胞结构的尺寸,虽然提升了正向电流密度,但漏电流也会随之变大。另外也可以通过剪薄技术,降低PN结电阻,有利于降低VF,但容易产生碎片,不利于经济成本。也可以本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种碳化硅结势垒肖特基二极管的制备方法,其特征在于,包括:提供碳化硅衬底并在所述碳化硅衬底的上表面形成N型外延层;在所述N型外延层的上表面形成第一硬掩膜,并在所述第一硬掩膜上刻蚀出若干等距的第一开口,所述第一开口底部暴露所述N型外延层;在所述第一硬掩膜和所述N型外延层之上形成第二硬掩膜,所述第二硬掩膜的厚度小于所述第一开口的宽度的一半,在所述第一开口内形成以所述第二硬掩膜为底和侧壁的第二开口;对所述第二硬掩膜进行刻蚀,直至暴露所述N型外延层;向所述第二开口注入P型离子以在所述N型外延层内形成P型注入区;清除所述第一硬掩膜和所述第二硬掩膜并在所述N型外延层的上表面形成肖特基金属层。2.如权利要求1所述的碳化硅结势垒肖特基二极管的制备方法,其特征在于,所述在所述第一硬掩膜上刻蚀出若干等距的第一开口包括:在所述第一硬掩膜的上表面沉积图形化的光刻胶,以定义所述第一开口的位置和形状;以所述光刻胶为掩膜对所述第一硬掩膜进行刻蚀,直至暴露所述N型外延层,形成若干所述第一开口;清除所述光刻胶。3.如权利要求1所述的碳化硅结势垒肖特基二极管的制备方法,其特征在于,所述第一硬掩膜的材质与所述第二硬掩膜的材质均为硅化物,所述硅化物包括氧化硅和/或氮化硅。4.如权利要求1所述的碳化硅结势垒肖特基二极管的制备方法,其特征在于,所述第一硬掩膜的材质与所述第二硬掩膜的材质不同。5.如权利要求1所述的碳化硅结势垒肖特基二极管的制备方法,其特征在于,所述在所述N型...

【专利技术属性】
技术研发人员:张益鸣刘杰
申请(专利权)人:深圳芯能半导体技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1