粗化式LED预注化封装基板制造技术

技术编号:33161974 阅读:60 留言:0更新日期:2022-04-22 14:20
本实用新型专利技术属于半导体封装技术领域,公开了粗化式LED预注化封装基板,包括线路基板,所述线路基板由一个主基板和两个副基板组成,两个所述副基板分别位于主基板的左右两侧并间隔有一定距离,所述线路基板的内侧设置有粗化面,所述粗化面通过蚀刻或电镀化学粗化而成,所述主基板的底部设置有ASIC驱动芯片,所述主基板的顶部设置有功能芯片,所述功能芯片和ASIC驱动芯片上均连接有两个电路连接线,所述功能芯片上的两个电路连接线分别与两个副基板连接。本方案基于蚀刻或电镀化学反应粗化增加接触界面塑封的咬合面积的原理,解决了现有技术封装因渗透问题而带来的半导体封装腐蚀、短路等功能性故障。短路等功能性故障。短路等功能性故障。

【技术实现步骤摘要】
粗化式LED预注化封装基板


[0001]本技术涉及半导体封装
,更具体地说,涉及粗化式LED预注化封装基板。

技术介绍

[0002]现有技术对封装基板只做一般的表面电镀处理,如镀银表面处理,镀金表面处理,镀镍钯铜合金处理等。
[0003]现有技术电镀处理后的表面光滑、接触面积小,与注塑的塑封材料的界面粘结效果不足以提高到上部LED固晶打胶后通过塑封界面而发生渗透现象。
[0004]通过对现有技术处理的封装基板,存在因基板与塑封材料接触的界面粘结效果不佳而出现LED/Sensors光电半导体封装行业普遍存在的渗透问题而带来的半导体封装腐蚀、短路等功能性故障。

技术实现思路

[0005]本技术的目的是为了解决现有技术中存在的缺点,而提出的粗化式LED预注化封装基板。
[0006]为解决上述问题,本技术采用如下的技术方案。
[0007]粗化式LED预注化封装基板,包括线路基板,所述线路基板由一个主基板和两个副基板组成,两个所述副基板分别位于主基板的左右两侧并间隔有一定距离,所述线路基板的内侧设置有粗化面,所述粗化面通过蚀刻或电镀化学粗化而成;
[0008]所述主基板的底部设置有ASIC驱动芯片,所述主基板的顶部设置有功能芯片,所述功能芯片和ASIC驱动芯片上均连接有两个电路连接线,所述功能芯片上的两个电路连接线分别与两个副基板连接,所述ASIC驱动芯片上的两个电路连接线分别与两个副基板连接,所述线路基板上设置垂直式封装结构,所述垂直式封装结构延伸至线路基板的内侧与粗化面咬合式固定连接,所述功能芯片的外侧设置有芯片封装保护层。
[0009]作为本技术进一步的方案:所述副基板的远端向下弯折形成C字形。
[0010]作为本技术进一步的方案:所述垂直式封装结构包括ASIC封装层和定位封装层,所述ASIC封装层位于由两个副基板和一个主基板围合而成的线路基板的空腔内并将ASIC驱动芯片塑封,所述ASIC封装层与粗化面咬合式固定连接,所述定位封装层位于线路基板的顶部且位于芯片封装保护层的外侧。
[0011]作为本技术进一步的方案:所述ASIC封装层的顶部一体成型有两个隔离凸起,两个所述隔离凸起用于将两个副基板与主基板隔开,所述隔离凸起也与粗化面咬合式固定连接。
[0012]作为本技术进一步的方案:所述ASIC封装层与定位封装层一体注塑成型。
[0013]本方案的粗化式LED预注化封装基板的封装方法,包括以下步骤:
[0014]一、线路成型:在整块线路基板的上下两侧采用化学刻蚀的方式八电镀线路图刻
蚀出来,并在线路基板的内侧通过蚀刻或电镀化学反应进行粗化处理,形成粗化面;
[0015]二、ASIC封装:通过固晶焊线工艺将ASIC驱动芯片安装在主基板的下侧,并将ASIC驱动芯片通过电路连接线与两个副基板相连接;
[0016]三、塑封成型:用传递塑模的方法把封装材料注塑到线路基板的下方,形成ASIC封装层的封装结构且ASIC封装层延伸至主基板与两个副基板之间的空隙内,同时在线路基板上方注塑形成定位封装层;
[0017]四、冲压焊脚成型:将两个的副基板的焊脚进行冲压弯曲成型,形成能支撑封装材料的C字形弯曲结构;
[0018]五、芯片封装:通过固晶、焊线工艺将功能芯片安装到主基板的上侧,并将功能芯片通过电路连接线与两个副基板相连接;
[0019]六、芯片保护成型:在功能芯片的外部且位于定位封装层内注塑形成芯片封装保护层。
[0020]七、单颗成型:按照单颗封装组件的分割线切割,形成最终的单颗封装结构。
[0021]相比于现有技术,本技术的优点在于:
[0022]一、本方案基于蚀刻或电镀化学反应粗化增加接触界面塑封的咬合面积的原理,解决了现有技术封装因渗透问题而带来的半导体封装腐蚀、短路等功能性故障。
[0023]二、本方案通过蚀刻或电镀化学反应粗化出来的粗糙界面来提高结合界面的粘结力,该界面的高可靠稳定性决定了整个封装元器件的可靠稳定性,同时也大大提高了产品量产的良率。
附图说明
[0024]图1为本技术的结构示意图;
[0025]图2为本技术的封装工艺流程图;
[0026]图3为本技术的垂直式封装结构的结构示意图;
[0027]图4为本技术图1不安装ASIC驱动芯片的结构示意图。
[0028]图中标号说明:
[0029]1、线路基板;11、主基板;12、副基板;13、粗化面;2、ASIC驱动芯片;3、功能芯片;4、电路连接线;5、垂直式封装结构;51、ASIC封装层;52、定位封装层;53、隔离凸起;6、芯片封装保护层。
具体实施方式
[0030]下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述;显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例,基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
[0031]请参阅图1

2,粗化式LED预注化封装基板,包括线路基板1,线路基板1由一个主基板11和两个副基板12组成,两个副基板12分别位于主基板11的左右两侧并间隔有一定距离,线路基板1的内侧设置有粗化面13,粗化面13通过蚀刻或电镀化学粗化而成;
[0032]主基板11的底部设置有ASIC驱动芯片2,主基板11的顶部设置有功能芯片3,功能
芯片3和ASIC驱动芯片2上均连接有两个电路连接线4,功能芯片3上的两个电路连接线4分别与两个副基板12连接,ASIC驱动芯片2上的两个电路连接线4分别与两个副基板12连接,线路基板1上设置垂直式封装结构5,垂直式封装结构5延伸至线路基板1的内侧与粗化面13咬合式固定连接,基于蚀刻或电镀化学反应粗化增加接触界面塑封的咬合面积从而提高结合界面的粘结效果,功能芯片3的外侧设置有芯片封装保护层6。
[0033]进一步的,副基板12的远端向下弯折形成C字形。
[0034]进一步的,垂直式封装结构5包括ASIC封装层51和定位封装层52,ASIC封装层51位于由两个副基板12和一个主基板11围合而成的线路基板1的空腔内并将ASIC驱动芯片2塑封,ASIC封装层51与粗化面13咬合式固定连接,定位封装层52位于线路基板1的顶部且位于芯片封装保护层6的外侧。
[0035]进一步的,ASIC封装层51的顶部一体成型有两个隔离凸起53,两个隔离凸起53用于将两个副基板12与主基板11隔开,隔离凸起53也与粗化面13咬合式固定连接。
[0036]进一步的,ASIC封装层51与定位封装层52一体注塑成型。
[0037]请参阅图3,上述粗化式LED预注化封装基板的封装方法,包括以下步骤:
[0038]一、线路成型:在整块线路基板1的上下两侧本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.粗化式LED预注化封装基板,包括线路基板(1),其特征在于:所述线路基板(1)由一个主基板(11)和两个副基板(12)组成,两个所述副基板(12)分别位于主基板(11)的左右两侧并间隔有一定距离,所述线路基板(1)的内侧设置有粗化面(13),所述粗化面(13)通过蚀刻或电镀化学粗化而成;所述主基板(11)的底部设置有ASIC驱动芯片(2),所述主基板(11)的顶部设置有功能芯片(3),所述功能芯片(3)和ASIC驱动芯片(2)上均连接有两个电路连接线(4),所述功能芯片(3)上的两个电路连接线(4)分别与两个副基板(12)连接,所述ASIC驱动芯片(2)上的两个电路连接线(4)分别与两个副基板(12)连接,所述线路基板(1)上设置垂直式封装结构(5),所述垂直式封装结构(5)延伸至线路基板(1)的内侧与粗化面(13)咬合式固定连接,所述功能芯片(3)的外侧设置有芯片封装保护层(6)。2.根据权利要求1所述的粗化式LED预注化封装基板,其...

【专利技术属性】
技术研发人员:银光耀
申请(专利权)人:深圳市唯亮光电科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1