堆栈式插座制造技术

技术编号:3293597 阅读:151 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术提供了一种堆栈式插座,其应用于主板的BIOS上,所述堆栈式插座主要包括一下层插座,该下层插座的片选脚与接地脚电性连接;以及一上层插座,其固定于该下层插座上,该上层插座的片选脚与主供电脚电性连接,此外,该上层插座与该下层插座除片选脚、接地脚、主供电脚外的其它引脚一一对应并电性连接,且所述上层插座及下层插座为PLCC封装。本实用新型专利技术所述之堆栈式插座,在测试过程中利用堆栈式插座的上层插座中的BIOS取代主板的BIOS,以核实代码,减少了闪存的损坏,节省了调试的时间。(*该技术在2017年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种插座,尤其涉及一种堆栈式插座。技术背景尽管技术不断成熟,在测试过程中,错误硬件及编程代码无法执行的问题往往导致主板无法进行开机,这就需要重启BIOS或更新代码以测试主板,直至 改正错误代码。如此一来,将导致BIOS的损坏速度加速,从而引发相关问题, 并延迟产品的运输。而且在测试过程中,有时还会误分析为是BIOS不良而导致系统引导失败, 且在更换BIOS时容易损坏主板。
技术实现思路
鉴于上述问题,本技术提供了一种堆栈式插座。为了达到上述目的,本技术采用了如下的技术方案 一种堆栈式插座, 其应用于主板的BIOS上,所述堆栈式插座主要包括一下层插座,该下层插座的 片选脚与接地脚电性连接;以及一上层插座,其固定于该下层插座上,该上层 插座与一BIOS芯片电性连接,且该上层插座的片选脚与主供电脚电性连接,此 外,该上层插座与该下层插座除片选脚、接地脚、主供电脚外的其它引脚一一 对应并电性连接,如此,该上层插座的BIOS被启动,代替了主板上的BIOS。较佳的,本技术提供了一种堆栈式插座,其中,所述上层插座及下层 插座的片选脚为第24脚;所述上层插座及下层插座的接地脚为第16、 26、 28脚; 所述上层插座及下层插座的主供电脚为第25、 27、 32脚。较佳的,本技术提供了一种堆栈式插座,其中,所述上层插座及下层 插座为PLCC封装。相较于先前技术,本技术所述之堆桟式插座,在测试过程中利用堆栈 式插座的上层插座中的BIOS取代主板的BIOS,以核实代码,减少了闪存的损坏, 节省了调试的时间。附图说明图l为本技术之上层插座的工作原理图 图2为本技术之下层插座的工作原理图具体实施方式请参照图1及图2所示。本技术所述之堆栈式插座,其主要适用于HW/SW 的测试过程中。于本实施例中,所述堆栈式插座应用于一电子装置中,且该电 子装置为一计算机。且该堆栈式插座主要包括一上层插座及一下层插座,并且 该上层插座及该下层插座为PLCC封装。所述上层插座与一烧录好内容的BIOS芯片电性连接,并切除上层插座及下 层插座底板下的防呆角,用固体黄胶将其粘牢,以制成本技术所述之堆栈 式插座。其中,该上层插座以及下层插座的片选脚(INITft)为第24脚,主供电脚(VCC) 为第25、 27及32脚,接地脚(GND)为第16、 26及28脚,且上述片选脚为高电平 有效,即该片选脚为高电平时BIOS开始工作。请参照图l所示,为上层插座的工作原理图。如图所示,上层插座的片选脚 与主供电脚对应焊接。再请参照图2所示,为下层插座的工作原理图。如图所示,下层插座的片选 脚与接地脚对应连接。此外,将该上层插座及该下层插座除片选脚、接地脚、主供电脚外的其它 引脚一一对应并焊接。将该堆栈式插座的下层插座嵌入上述计算机主板的BIOS上并启动计算机,由于下层插座的片选脚与接地脚对应连接,则该下层插座的片选脚始终为低电 平,故,该主板上的BIOS被屏蔽;而由于上层插座的片选脚与主供电脚对应焊 接,则该片选脚始终为高电平,且该上层插座及该下层插座除片选脚、接地脚、 主供电脚外的其它引脚一一对应并焊接,则该上层插座上的BIOS被启动,因此, 该上层插座上的BIOS替代原来主板上的BIOS对计算机进行系统引导。权利要求1.一种堆栈式插座,其主要应用于一主板的BIOS上,其特征在于,所述堆栈式插座主要包括一下层插座,该下层插座的片选脚与接地脚电性连接;一上层插座,其固定于该下层插座上,该上层插座与一BIOS芯片电性连接,且该上层插座的片选脚与主供电脚电性连接,此外,该上层插座与该下层插座除片选脚、接地脚、主供电脚外的其它引脚一一对应并电性连接。2. 根据权利要求1所述的堆栈式插座,其特征在于 所述上层插座及下层插座的片选脚为第24脚; 所述上层插座及下层插座的接地脚为第16、 26、 28脚; 所述上层插座及下层插座的主供电脚为第25、 27、 32脚。3. 根据权利要求1所述的堆栈式插座,其特征在于,所述上层插座及下层插 座为PLCC封装。专利摘要本技术提供了一种堆栈式插座,其应用于主板的BIOS上,所述堆栈式插座主要包括一下层插座,该下层插座的片选脚与接地脚电性连接;以及一上层插座,其固定于该下层插座上,该上层插座的片选脚与主供电脚电性连接,此外,该上层插座与该下层插座除片选脚、接地脚、主供电脚外的其它引脚一一对应并电性连接,且所述上层插座及下层插座为PLCC封装。本技术所述之堆栈式插座,在测试过程中利用堆栈式插座的上层插座中的BIOS取代主板的BIOS,以核实代码,减少了闪存的损坏,节省了调试的时间。文档编号G06F11/00GK201122769SQ200720059970公开日2008年9月24日 申请日期2007年11月23日 优先权日2007年11月23日专利技术者郭家宏 申请人:佛山市顺德区顺达电脑厂有限公司本文档来自技高网...

【技术保护点】
一种堆栈式插座,其主要应用于一主板的BIOS上,其特征在于,所述堆栈式插座主要包括:    一下层插座,该下层插座的片选脚与接地脚电性连接;    一上层插座,其固定于该下层插座上,该上层插座与一BIOS芯片电性连接,且该上层插座的片选脚与主供电脚电性连接,此外,该上层插座与该下层插座除片选脚、接地脚、主供电脚外的其它引脚一一对应并电性连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:郭家宏
申请(专利权)人:佛山市顺德区顺达电脑厂有限公司
类型:实用新型
国别省市:44[中国|广东]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利