【技术实现步骤摘要】
【国外来华专利技术】存储器中计算位单元
[0001]相关申请的交叉引用
[0002]本专利申请要求于2019年7月3日提交的题为“存储器中计算位单元”的临时申请号62/870,650和于2019年12月6日提交的题为“存储器中计算位单元”的非临时申请号16/706,429的权益,两者均已转让给其受让人并且其全部内容通过引用明确并入本文。
[0003]本公开一般涉及位单元,更具体地但不排他地涉及电荷共享存储器中计算(CIM)位单元。
技术介绍
[0004]随着计算系统变得更加复杂,计算系统在操作期间处理更大数量的数据。这导致了涉及在存储设备中检索并存储数据的挑战。例如,计算系统使用多层计算节点,其中较深层基于较高层执行的计算结果来执行计算。这些计算有时可能依赖于向量的点积和绝对差的计算,通常通过对参数、输入数据和权重执行的乘法和累加(MAC)操作来计算。因为这些复杂计算系统操作可以包括许多这样的数据元件,所以这些数据元件通常存储在与执行MAC操作的处理元件分开的存储器中。
[0005]处理器内的操作计算通常比处理器与用于存 ...
【技术保护点】
【技术特征摘要】
【国外来华专利技术】1.一种位单元电路,包括:位单元,耦合到系统电压和地;第一信号线,耦合到所述位单元;第二信号线,耦合到所述位单元;第三信号线,耦合到所述位单元;第四信号线,耦合到所述位单元;读取晶体管,耦合到第一读取信号线、所述位单元的输出以及第一读取位线;以及电容器,耦合到所述位单元输出和所述系统电压。2.根据权利要求1所述的位单元电路,其中所述位单元包括耦合到所述第一信号线的第一晶体管、耦合到所述第二信号线的第二晶体管、耦合到所述第三信号线的第三晶体管,以及耦合到所述第四信号线的第四晶体管。3.根据权利要求2所述的位单元电路,其中所述位单元包括四个晶体管,所述四个晶体管被配置为第一反相器和第二反相器以对数据位执行锁存功能。4.根据权利要求2所述的位单元电路,其中所述第一晶体管为P型晶体管,所述第二晶体管为P型晶体管,所述第三晶体管为N型晶体管,并且第四晶体管为N型晶体管。5.根据权利要求1所述的位单元电路,其中所述读取晶体管是N型晶体管。6.根据权利要求1所述的位单元电路,其中所述位单元电路被配置为对所述第一信号线、所述第二信号线、所述第三信号线和所述第四信号线执行XNOR操作。7.根据权利要求1所述的位单元电路,其中所述位单元电路是神经网络的存储器中计算阵列中的电荷共享静态随机存取存储器。8.根据权利要求1所述的位单元电路,其中所述电容器提供接地路径以防止所述输出浮动。9.根据权利要求1所述的位单元电路,其中所述位单元电路并入选自由以下各项组成的组的设备:音乐播放器、视频播放器、娱乐单元、导航设备、通信设备、移动设备、手机、智能手机、个人数字助理、固定位置终端、平板计算机、计算机、可穿戴式设备、膝上型计算机、服务器、以及机动车辆中的设备。10.一种位单元电路,包括:位单元,耦合到系统电压和地;第一信号线,耦合到所述位单元;第二信号线,耦合到所述位单元;第三信号线,耦合到所述位单元;第四信号线,耦合到所述位单元;读取晶体管,耦合到第一读取信号线、所述位单元的输出端以及地;以及电容器,耦合到所述位单元输出和所述读取位线。11.根据权利要求10所述的位单元电路,其中所述位单元包括耦合到所述第一信号线的第一晶体管、耦合到所述第二信号线的第二晶体管、耦合到所述第三信号线的第三晶体管,以及耦合到所述第四信号线的第四晶体管。12.根据权利要求11所述的位单元电路,其中所述位单元包括四个晶体管,所述四个晶体管被配置为第一反相器和第二反相器以对数据位执行锁存功能。
13.根据权利要求11所述的位单元电路,其中所述第一晶体管为P型晶体管,所述第二晶体管为P型晶体管,所述第三晶体管为N型晶体管,并且第四晶体管为N型晶体管。14.根据权利要求10所述的位单元电路,其中所述读取晶体管是N型晶体管。15.根据权利要求10所述的位单元电路,其中所述位单元电路被配置为对所述第一信号线、所述第二信号线、所述第三信号线和所述第四信号线执行XNOR操作。16.根据权利要求10...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。