时钟发生器、检测系统以及信号输出方法技术方案

技术编号:32734400 阅读:8 留言:0更新日期:2022-03-20 08:40
本申请实施例提供了一种时钟发生器、检测系统以及信号输出方法。该时钟发生器,包括:源时钟发生单元,用于根据设计配置信息生成第一时钟信号;至少一个时钟信号控制单元,与源时钟发生单元电连接,用于对第一时钟信号进行处理,以输出第二时钟信号。该信号输出方法,包括:源时钟发生单元根据设计配置信息生成第一时钟信号;至少一个时钟信号控制单元对第一时钟信号进行处理,以输出第二时钟信号。本申请实施例实现了输出的时钟信号可动态配置,且对时钟信号模拟更接近实际输出的时钟信号,大大提高了时钟发生器模拟的准确性。提高了时钟发生器模拟的准确性。提高了时钟发生器模拟的准确性。

【技术实现步骤摘要】
时钟发生器、检测系统以及信号输出方法


[0001]本申请涉及时钟发生器的
,具体而言,本申请涉及一种时钟发生器、检测系统以及信号输出方法。

技术介绍

[0002]目前,芯片,例如SOC(System On Chip,系统级芯片),中时钟信号发生器产生的是固定的时钟信号,不可以任意修改。
[0003]但是,芯片验证方案中外部时钟源比较复杂,经常需要调整时钟信号,现有的时钟发生器中的晶体振荡器又只能产生固定的时钟信号,导致时钟发生器的模拟准确性差。

技术实现思路

[0004]本申请针对现有方式的缺点,提出一种时钟发生器、检测系统以及信号输出方法,用以解决现有技术存在的时钟发生器只能输出固定的时钟信号使得时钟信号模拟准确性差的技术问题。
[0005]第一方面,本申请实施例提供一种时钟发生器,包括:
[0006]源时钟发生单元,用于根据设计配置信息生成第一时钟信号;
[0007]至少一个时钟信号控制单元,与源时钟发生单元电连接,用于对第一时钟信号进行处理,以输出第二时钟信号。
[0008]在一个可能的实现方式中,源时钟发生单元包括电连接的时钟源发生单元和偏移模拟单元;
[0009]时钟源发生单元用于根据第一设计配置信息生成第三时钟信号,偏移模拟单元用于根据第二设计配置信息对第三时钟信号进行调整,得到第一时钟信号;设计配置信息包括第一设计配置信息和第二设计配置信息。
[0010]在一个可能的实现方式中,时钟信号控制单元,具体用于根据第三设计配置信息对第一时钟信号进行分频处理和/或使能处理,以输出第二时钟信号。
[0011]在一个可能的实现方式中,偏移模拟单元,包括:电连接的随机数生成模块、以及温漂和频漂模拟模块;
[0012]随机数生成模块,用于根据随机数信息,向温漂和频漂模拟模块输出随机数;第二设计配置信息包括随机数信息和信号调整信息;
[0013]温漂和频漂模拟模块,与时钟源发生单元电连接,用于接收时钟源发生单元输出的第三时钟信号,并根据信号调整信息和随机数,对第三时钟信号进行调整,得到第一时钟信号。
[0014]在一个可能的实现方式中,时钟发生器,还包括:至少一个第一复位信号发生单元;
[0015]每个第一复位信号发生单元对应与一个时钟信号控制单元电连接,用于根据第四设计配置信息,向时钟信号控制单元输出第一复位信号。
[0016]在一个可能的实现方式中,时钟发生器,还包括:至少一个时钟检查单元;
[0017]每个时钟检查单元,与一个时钟信号控制单元电连接,用于当获取到时钟信号控制单元输出的第二时钟信号时,向信号检测系统输出时钟信息。
[0018]在一个可能的实现方式中,时钟发生器,还包括:至少一个第二复位信号发生单元;
[0019]每个第二复位信号发生单元与一个时钟信号控制单元电连接,用于根据第五设计配置信息和第二时钟信号,输出第二复位信号。
[0020]在一个可能的实现方式中,第二复位信号发生单元包括:电连接的第二复位信号发生子模块和复位信号使能控制子模块;
[0021]第二复位信号发生子模块,用于根据复位信息生成第三复位信号;第五设计配置信息包括复位信息、第二复位信号的类型信息和第一控制信息;
[0022]复位信号使能控制子模块,与时钟信号控制单元电连接,用于根据第二复位信号的类型信息、第一控制信息、接收的第二时钟信号和第三复位信号,向被测单元输出第二复位信号。
[0023]在一个可能的实现方式中,时钟信号控制单元被配置为与被测单元电连接,用于向被测单元输出第二时钟信号;复位信号使能控制子模块输出的第二复位信号的类型为以下至少一种;同步复位同步释放信号、同步复位异步释放信号、异步复位同步释放信号。
[0024]在一个可能的实现方式中,时钟发生器,还包括:至少一个复位监视单元;
[0025]每个复位监视单元,用于与一个复位信号使能控制子模块电连接,用于当获取到复位信号使能控制子模块输出的第二复位信号时,向信号检测系统输出复位信息。
[0026]第二方面,本申请实施例提供一种信号检测系统,包括:配置单元、以及第一方面的时钟发生器;
[0027]配置单元,与时钟发生器电连接,用于生成设计配置信息,并将设计配置信息向时钟发生器的源时钟发生单元输出。
[0028]在一个可能的实现方式中,配置单元,与第二复位信号发生单元电连接,用于生成第五设计配置信息,并将第五设计配置信息向第二复位信号发生单元输出。
[0029]在一个可能的实现方式中,信号检测系统,还包括:被测单元;
[0030]被测单元,与时钟信号控制单元和/或第二复位信号发生单元电连接,用于接收第二时钟信号和/或第二复位信号;被测单元为芯片中需要第二时钟信号和/或第二复位信号的电路单元。
[0031]第三方面,本申请实施例提供一种信号输出方法,应用于第一方面的时钟发生器,包括:
[0032]源时钟发生单元根据设计配置信息生成第一时钟信号;
[0033]至少一个时钟信号控制单元对第一时钟信号进行处理,以输出第二时钟信号。
[0034]在一个可能的实现方式中,至少一个时钟信号控制单元对第一时钟信号进行处理,以输出第二时钟信号之后,还包括:
[0035]第二复位信号发生单元根据第五设计配置信息和第二时钟信号,输出第二复位信号。
[0036]本申请实施例提供的技术方案带来的有益技术效果包括:
[0037]本申请实施例的源时钟发生单元根据设计配置信息生成第一时钟信号,时钟信号控制单元对第一时钟信号进行处理,以输出第二时钟信号。其中,本申请实施例的设计配置信息是配置单元根据实际需求发送给源时钟发生单元的,使得第一时钟信号是可以实时配置修改的,避免了传统的芯片中时钟信号发生器输出的是固定的时钟序列,不能任意修改的技术问题,提高了时钟发生器的模拟的准确性,可以满足芯片验证的需要。
[0038]本申请附加的方面和优点将在下面的描述中部分给出,这些将从下面的描述中变得明显,或通过本申请的实践了解到。
附图说明
[0039]本申请上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
[0040]图1为本申请实施例提供的一种时钟发生器的结构框架示意图;
[0041]图2为本申请实施例提供的另一种时钟发生器的结构框架示意图;
[0042]图3为本申请实施例提供的又一种时钟发生器的结构框架示意图;
[0043]图4为本申请实施例提供的还一种时钟发生器的结构框架示意图;
[0044]图5为本申请实施例提供的再一种时钟发生器的结构框架示意图;
[0045]图6为本申请实施例提供的一种信号检测系统的结构框架示意图;
[0046]图7为本申请实施例提供的另一种信号检测系统的结构框架示意图;
[0047]图8为本申请实施例提供的又一本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种时钟发生器,其特征在于,包括:源时钟发生单元,用于根据设计配置信息生成第一时钟信号;至少一个时钟信号控制单元,与所述源时钟发生单元电连接,用于对所述第一时钟信号进行处理,以输出第二时钟信号。2.根据权利要求1所述的时钟发生器,其特征在于,所述源时钟发生单元包括电连接的时钟源发生单元和偏移模拟单元;所述时钟源发生单元用于根据第一设计配置信息生成第三时钟信号,所述偏移模拟单元用于根据第二设计配置信息对所述第三时钟信号进行调整,得到所述第一时钟信号;所述设计配置信息包括所述第一设计配置信息和所述第二设计配置信息。3.根据权利要求1所述的时钟发生器,其特征在于,所述时钟信号控制单元,具体用于根据第三设计配置信息对所述第一时钟信号进行分频处理和/或使能处理,以输出所述第二时钟信号。4.根据权利要求2所述的时钟发生器,其特征在于,所述偏移模拟单元,包括:电连接的随机数生成模块、以及温漂和频漂模拟模块;所述随机数生成模块,用于根据随机数信息,向所述温漂和频漂模拟模块输出随机数;所述第二设计配置信息包括随机数信息和信号调整信息;所述温漂和频漂模拟模块,与所述时钟源发生单元电连接,用于接收所述时钟源发生单元输出的第三时钟信号,并根据所述信号调整信息和所述随机数,对所述第三时钟信号进行调整,得到所述第一时钟信号。5.根据权利要求1所述的时钟发生器,其特征在于,还包括:至少一个第一复位信号发生单元;每个所述第一复位信号发生单元对应与一个所述时钟信号控制单元电连接,用于根据第四设计配置信息,向所述时钟信号控制单元输出第一复位信号。6.根据权利要求1所述的时钟发生器,其特征在于,还包括:至少一个时钟检查单元;每个所述时钟检查单元,与一个所述时钟信号控制单元电连接,用于当获取到时钟信号控制单元输出的第二时钟信号时,向信号检测系统输出时钟信息。7.根据权利要求1

6中任一项所述的时钟发生器,其特征在于,还包括:至少一个第二复位信号发生单元;每个所述第二复位信号发生单元与一个所述时钟信号控制单元电连接,用于根据第五设计配置信息和所述第二时钟信号,输出第二复位信号。8.根据权利要求7所述的时钟发生器,其特征在于,所述第二复位信号发生单元包括:电连接的第二复位信号发生子模块和复位信号使能控制子模块;所述第二复位信号发生子模块,用于根据...

【专利技术属性】
技术研发人员:陈健蒋科柳鸣张广亮
申请(专利权)人:北京奕斯伟计算技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1