一种基于SW121芯片的智能存储设备自毁控制系统技术方案

技术编号:32726943 阅读:14 留言:0更新日期:2022-03-20 08:32
本发明专利技术公开了一种基于SW121芯片的智能存储设备自毁控制系统,包括双路SW121处理器、内存条、国产MCU、eMMC、4G/5G模块、北斗模块、PHY芯片、IO调理板、储能升压电路、电池等部分组成;发送模块,远程指令通过G/5G模块、北斗模块、安全内网输入到SW121CPU;处理模块,CPU依据输入检查并触发相应的内置安全策略软件;执行模块1,本发明专利技术一种基于SW121芯片的智能存储设备自毁控制系统解决了智能存储设备自毁控制系统核心全国产化问题;杜绝了现有技术的安全漏洞、操作风险和不可靠因素;相对于现有技术,本装置采用CPU加操作系统层面的灵活软件方式,内置软件功能可以软件算法或依据实际需要进行定制和裁剪,综合实现成本低,自主可控程度更高,软件技术门槛低。软件技术门槛低。软件技术门槛低。

【技术实现步骤摘要】
一种基于SW121芯片的智能存储设备自毁控制系统


[0001]本专利技术涉及存储设备自毁控制系统
,特别涉及一种基于SW121芯片的智能存储设备自毁控制系统。

技术介绍

[0002]数据存储对象包括数据流在加工过程中产生的临时文件或加工过程中需要查找的信息。数据以某种格式记录在计算机内部或外部存储介质上。数据存储要命名,这种命名要反映信息特征的组成含义。数据流反映了系统中流动的数据,表现出动态数据的特征;数据存储反映系统中静止的数据,表现出静态数据的特征,其中随着存储技术的不断提升,为了避免数据的泄露,数据自毁技术也在不断的发展,发展期间也存在了一些问题:现有的存储设备的自毁技术一般为物理开关触发方式实现数据自毁和物理自毁是一种最初级方式;其中一部分采用3G/4G通讯卡,利用TPM芯片和计算机EC芯片控制方式实施远程数据自毁的设计;另外有采用BMC管理方式实施远程自毁控制,依靠管理员进行人工干预,其中物理开关触发方式实现数据自毁和物理自毁,只能靠操作人员进行实施,可靠性和有效性比较差,容易导致误操作,在战时无法实现无人管理,是一种最初级方式;采用3G/4G通讯卡,利用TPM芯片和计算机EC芯片控制方式实施远程数据自毁的设计,但是容易受到信号干扰、信号压制等方式导致失效;采用BMC管理方式实施远程自毁控制,但往往也受到网络信号的制约,且必须依靠管理员进行人工干预,实际操作时自毁实施的可靠性大打折扣,除了直接物理按键触发方式,均依赖于进口芯片组成的电子系统,其安全性和健康性大打折扣。

技术实现思路

[0003]本专利技术的目的在于提供一种基于SW121芯片的智能存储设备自毁控制系统,以解决上述
技术介绍
中提出的数据自毁效果差的问题。
[0004]为实现上述目的,本专利技术提供如下技术方案:一种基于SW121芯片的智能存储设备自毁控制系统,包括双路SW121处理器、内存条、国产MCU、eMMC、4G/5G模块、北斗模块、PHY芯片、IO调理板、储能升压电路、电池等部分组成;发送模块,远程指令通过G/5G模块、北斗模块、安全内网输入到SW121CPU;处理模块,CPU依据输入检查并触发相应的内置安全策略软件;执行模块1,通过CPU的GPIO管理信号调理板,向存储介质(SSD)发出数据自毁触发信号;执行模块2,数据自毁触发失败向储能升压电路发出物理自毁指令;反馈模块,并通过网络向上级计算机发出自毁告警信息。
[0005]作为本专利技术的一种优选技术方案,所述SW121处理器的主频为800MHZ,所述内存条的规格为DDR3/4GB,SW121处理器上端分别连接后RTC、BIOS、eMMC和国产MCU相连接。
[0006]作为本专利技术的一种优选技术方案,主控电系统启动BIOS执行操作,检查自定义设
置的CMOS设定,检查存储在RAM的一块极小区域(64字节)上的信息,RAM位于一块互补金属氧化物半导体(CMOS)芯芯上;CMOS设定可提供针对特定计算机系统的详细信息;系统发生变更,CMOS也会随之更改,BIOS将按需使用此信息更改或增加其默认程序;加载中断服务程序和设备驱动程序;中断服务程序是一些小型的软件,可在硬件组件和操作系统之间发挥转换器的作用;初始化注册表和电源管理;执行开机自检(POST);显示系统设置;确定可引导设备;启动引导程序序列。
[0007]作为本专利技术的一种优选技术方案,所述eMMC初始化完成后进入数据传输模式,在此模式下对eMMC的数据读写,当没有数据传输时,DAT0~DAT7处于高电平状态。
[0008]作为本专利技术的一种优选技术方案,所述SW121处理器通过GPIO与所述OI调理板之间进行连接,所述IO调理板端口分别和电子盘数据自毁端口连接以及储能升压电路相连接。
[0009]作为本专利技术的一种优选技术方案,所述储能升压电路通过电池组输出直流12伏特电压进行供电,后继所述储能升压电路将12伏特直接电压转换成48伏特直接电压输出至电子盘物理自毁端口。
[0010]作为本专利技术的一种优选技术方案,所述IO调理板和储能升压电路之间通过开关信号进行控制,开关信号控制两者之间的通断。
[0011]作为本专利技术的一种优选技术方案,所述北斗模块通过天线和卫星信号进行连接,接收信号后通过UART和SW121处理器连接;起始位:UART通过发出一个逻辑”0”的信号,表示传输字符的开始;资料位:紧接着起始位之后。资料位的个数可以是4、5、6、7、8等,构成一个字符;通常采用ASCII码,从最低位开始传送,靠时钟定位;奇偶校验位:资料位加上这一位后,使得“1”的位数应为偶数(偶校验)或奇数(奇校验),以此来校验资料传送的正确性;停止位:数据是在传输线上定时的,数据传输结束;发送逻辑对从发送FIFO读取的数据执行“并

串”转换,控制逻辑输出起始位在先的串行位流,并且根据控制寄存器中已编程的配置,后面紧跟着数据位、奇偶校验位和停止位,在检测到一个有效的起始脉冲后,接收逻辑对接收到的位流执行“串

并”转换,此外还会对溢出错误、奇偶校验错误、帧错误和线中止(line

break)错误进行检测,并将检测到的状态附加到被写入接收FIFO的数据中。
[0012]作为本专利技术的一种优选技术方案,所述4G/5G模块通过远程指令输入后通过PCIE将信号输送到SW121处理器上端,完成指令输入阶段。
[0013]作为本专利技术的一种优选技术方案,所述网络指令输入至国产PHY后通过RGMII将信号输入到SW121处理器的内部;所述北斗信号接入与之北斗模块对接,完成信号对接后通过UART将信号传输到
SW121处理器的上端执行操作。
[0014]与现有技术相比,本专利技术的有益效果是:1、本专利技术解决了数据安全领域的智能化数据安全管理系统的全国产化问题,且构成了一个完全国产化的解决方案,完全杜绝后门、漏洞、植入木马等风险。
[0015]2、本专利技术采用国产北斗定位系统,支持授时、定位和短报文传输,具有高度安全的通讯和指令输入路径,定位和授时也是存储安全策略制定的技术。
[0016]3、本专利技术支持北斗短报文、4G/5G网络、计算机以太网(安全内网)的多种指令输入接口,并可以通过网络上报设备的安全系统健康情况,可以为内置管理软件的各种安全策略提供触发条件。
[0017]4、本专利技术可以根据安全等级的特征,预置一些智能软件策略,如设备移动侦测、设备入侵检测、设备非授权操作检测等触发相应的数据或物理自毁操作。
附图说明
[0018]图1为本专利技术系统组成示意图;图2为本专利技术工作原理示意图。
具体实施方式
[0019]下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
[0020]请参阅本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于SW121芯片的智能存储设备自毁控制系统,其特征在于包括:双路SW121处理器、内存条、国产MCU、eMMC、4G/5G模块、北斗模块、PHY芯片、IO调理板、储能升压电路、电池等部分组成;发送模块,远程指令通过G/5G模块、北斗模块、安全内网输入到SW121CPU;处理模块,CPU依据输入检查并触发相应的内置安全策略软件;执行模块1,通过CPU的GPIO管理信号调理板,向存储介质(SSD)发出数据自毁触发信号;执行模块2,数据自毁触发失败向储能升压电路发出物理自毁指令;反馈模块,并通过网络向上级计算机发出自毁告警信息。2.根据权利要求1所述的一种基于SW121芯片的智能存储设备自毁控制系统,其特征在于:所述SW121处理器的主频为800MHZ,所述内存条的规格为DDR3/4GB,SW121处理器上端分别连接后RTC、BIOS、eMMC和国产MCU相连接。3.根据权利要求2所述的一种基于SW121芯片的智能存储设备自毁控制系统,其特征在于:主控电系统启动BIOS执行操作,检查自定义设置的CMOS设定,检查存储在RAM的一块极小区域(64字节)上的信息,RAM位于一块互补金属氧化物半导体(CMOS)芯芯上;CMOS设定可提供针对特定计算机系统的详细信息;系统发生变更,CMOS也会随之更改,BIOS将按需使用此信息更改或增加其默认程序;加载中断服务程序和设备驱动程序;中断服务程序是一些小型的软件,可在硬件组件和操作系统之间发挥转换器的作用;初始化注册表和电源管理;执行开机自检(POST);显示系统设置;确定可引导设备;启动引导程序序列。4.根据权利要求1和2所述的一种基于SW121芯片的智能存储设备自毁控制系统,其特征在于:所述eMMC初始化完成后进入数据传输模式,在此模式下对eMMC的数据读写,当没有数据传输时,DAT0~DAT7处于高电平状态。5.根据权利要求1所述的一种基于SW121芯片的智能存储设备自毁控制系统,其特征在于:所述SW121处理器通过GPIO与所述OI调理板之间进行连接,所述IO调理板端口分别和电子盘数据自毁端口连接以及储能升压电路相连接。6.根据权利要求5所述的一种基...

【专利技术属性】
技术研发人员:郭兴罗凯赵乐华黄卫丁龙周彬周松
申请(专利权)人:长沙瑞腾信息技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1