移位寄存电路、显示面板和显示装置制造方法及图纸

技术编号:32645138 阅读:15 留言:0更新日期:2022-03-12 18:25
本发明专利技术公开了一种移位寄存电路、显示面板和显示装置。移位寄存电路包括:级联的多个移位寄存单元组;每个移位寄存单元组包括至少两个移位寄存单元;各移位寄存单元组中,前一级移位寄存单元组中各移位寄存单元的信号输出端与后一级移位寄存单元组中各移位寄存单元的扫描控制端电连接;同一移位寄存单元组中,其中一个移位寄存单元的下拉控制模块复用为其它各移位寄存单元的下拉控制模块,且各移位寄存单元的信号输出端依次输出扫描信号的使能电平。本发明专利技术实施例能够减小移位寄存电路的尺寸,当将移位寄存电路应用于显示面板时,有利于显示面板的窄边框。利于显示面板的窄边框。利于显示面板的窄边框。

【技术实现步骤摘要】
移位寄存电路、显示面板和显示装置


[0001]本专利技术实施例涉及显示技术,尤其涉及一种移位寄存电路、显示面板和显示装置。

技术介绍

[0002]当前,显示面板的非显示区中设置有栅极驱动电路,该栅极驱动电路能够对显示面板的显示区中的显示单元进行逐行扫描。但是,现有技术的栅极驱动电路的结构复杂,尺寸较大,不利于显示面板的窄边框。

技术实现思路

[0003]本专利技术提供一种移位寄存电路、显示面板和显示装置,以减小移位寄存电路的尺寸,从而有利于显示面板的窄边框,提高显示面板的屏占比。
[0004]第一方面,本专利技术实施例提供一种移位寄存电路,包括:级联的多个移位寄存单元组;
[0005]每个所述移位寄存单元组包括至少两个移位寄存单元;所述移位寄存单元包括信号输入端、扫描控制端、第一电平端、时钟信号端、信号输出端、输入模块、输出模块、下拉模块和下拉控制模块;
[0006]同一所述移位寄存单元中,所述输入模块分别与所述信号输入端、所述扫描控制端和所述输出模块电连接,且所述输入模块与所述输出模块电连接于第一节点;所述输出模块还分别与所述信号输出端和所述时钟信号端电连接;所述下拉模块分别与所述第一节点、所述第一电平端、所述信号输出端和所述下拉控制模块电连接,且所述下拉模块与所述下拉控制模块电连接于第二节点;所述下拉控制模块用于根据所述信号输入端的输入信号控制所述第二节点的电位;所述下拉模块用于根据所述第二节点的电位,控制所述第一电平端的第一电平信号传输至所述第一节点和所述信号输出端;所述输入模块用于根据所述扫描控制端的扫描控制信号,控制所述信号输入端的输入信号传输至所述第一节点;所述输出模块用于根据所述第一节点的电位控制所述时钟信号端的时钟信号传输至所述信号输出端;
[0007]各所述移位寄存单元组中,前一级移位寄存单元组中各所述移位寄存单元的信号输出端与后一级移位寄存单元组中各移位寄存单元的扫描控制端电连接;后一级移位寄存单元组中各移位寄存单元输出的扫描信号的使能电平位于前一级移位寄存单元组中各移位寄存单元输出的扫描信号的使能电平之后;
[0008]同一所述移位寄存单元组中,其中一个所述移位寄存单元的下拉控制模块复用为其它各所述移位寄存单元的下拉控制模块,且各所述移位寄存单元的信号输出端依次输出扫描信号的使能电平。
[0009]第二方面,本专利技术实施例还提供一种显示面板,该显示面板包括:上述移位寄存电路。
[0010]第三方面,本专利技术实施例还提供一种显示装置,该显示装置包括:上述显示面板。
[0011]本专利技术通过将移位寄存电路中的各移位寄存单元划分为多个移位寄存单元组,且同一移位寄存单元组中,其中一个移位寄存单元的下拉控制模块复用为其它各移位寄存单元的下拉控制模块,使得每个移位寄存单元组仅需要设置一个下拉控制模块,相较于现有技术中每个移位寄存单元都设置有下拉控制模块的情况,本专利技术实施例能够减少移位寄存电路中所设置的下拉控制模块的数量,从而简化移位寄存电路的结构,减小移位寄存电路的尺寸,以在将具有较小尺寸的移位寄存电路应用于显示面板中时,有利于显示面板的窄边框,提高显示面板的屏占比。
附图说明
[0012]图1是相关技术的一种移位寄存电路的结构示意图;
[0013]图2是本专利技术实施例提供的一种移位寄存电路的结构示意图;
[0014]图3是本专利技术实施例提供的一种移位寄存单元组的结构示意图;
[0015]图4是本专利技术实施例提供的一种移位寄存电路的驱动时序图;
[0016]图5是本专利技术实施例提供的又一种移位寄存电路的结构示意图;
[0017]图6是本专利技术实施例提供的又一种移位寄存单元组的结构示意图;
[0018]图7是本专利技术实施例提供的一种移位寄存单元组的具体电路结构示意图;
[0019]图8是本专利技术实施例提供的又一种移位寄存单元组的结构示意图;
[0020]图9是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0021]图10是本专利技术实施例提供的一种移位寄存单元组的驱动时序图;
[0022]图11是本专利技术实施例提供的又一种移位寄存单元组的结构示意图;
[0023]图12是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0024]图13是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0025]图14是本专利技术实施例提供的又一种移位寄存电路的结构示意图;
[0026]图15为本专利技术实施例提供的又一种移位寄存电路的驱动时序图;
[0027]图16是本专利技术实施例提供的又一种移位寄存电路的结构示意图;
[0028]图17是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0029]图18是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0030]图19是本专利技术实施例提供的又一种移位寄存电路的结构示意图;
[0031]图20是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0032]图21是本专利技术实施例提供的又一种移位寄存单元组的结构示意图;
[0033]图22是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0034]图23是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0035]图24是本专利技术实施例提供的一种移位寄存电路的部分膜层结构示意图;
[0036]图25是本专利技术实施例提供的一种补偿晶体管的俯视膜层结构示意图;
[0037]图26是本专利技术实施例提供的又一种补偿晶体管的俯视膜层结构示意图;
[0038]图27是本专利技术实施例提供的又一种移位寄存单元组的结构示意图;
[0039]图28是本专利技术实施例提供的又一种移位寄存单元组的结构示意图;
[0040]图29是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0041]图30是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0042]图31是本专利技术实施例提供的又一种移位寄存单元组的结构示意图;
[0043]图32是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0044]图33是本专利技术实施例提供的又一种移位寄存单元组的驱动时序图;
[0045]图34是本专利技术实施例提供的又一种移位寄存单元组的结构示意图;
[0046]图35是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0047]图36是本专利技术实施例提供的又一种移位寄存单元组的结构示意图;
[0048]图37是本专利技术实施例提供的又一种移位寄存单元组的具体电路结构示意图;
[0049]图38是本专利技术实施例提供的又一种移位寄存单元组的结构示意图;
[0050]图39是本专利技术实施例提供的又一种移位寄存单元组的具本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种移位寄存电路,其特征在于,包括:级联的多个移位寄存单元组;每个所述移位寄存单元组包括至少两个移位寄存单元;所述移位寄存单元包括信号输入端、扫描控制端、第一电平端、时钟信号端、信号输出端、输入模块、输出模块、下拉模块和下拉控制模块;同一所述移位寄存单元中,所述输入模块分别与所述信号输入端、所述扫描控制端和所述输出模块电连接,且所述输入模块与所述输出模块电连接于第一节点;所述输出模块还分别与所述信号输出端和所述时钟信号端电连接;所述下拉模块分别与所述第一节点、所述第一电平端、所述信号输出端和所述下拉控制模块电连接,且所述下拉模块与所述下拉控制模块电连接于第二节点;所述下拉控制模块用于根据所述信号输入端的输入信号控制所述第二节点的电位;所述下拉模块用于根据所述第二节点的电位,控制所述第一电平端的第一电平信号传输至所述第一节点和所述信号输出端;所述输入模块用于根据所述扫描控制端的扫描控制信号,控制所述信号输入端的输入信号传输至所述第一节点;所述输出模块用于根据所述第一节点的电位控制所述时钟信号端的时钟信号传输至所述信号输出端;各所述移位寄存单元组中,前一级移位寄存单元组中各所述移位寄存单元的信号输出端与后一级移位寄存单元组中各移位寄存单元的扫描控制端电连接;后一级移位寄存单元组中各移位寄存单元输出的扫描信号的使能电平位于前一级移位寄存单元组中各移位寄存单元输出的扫描信号的使能电平之后;同一所述移位寄存单元组中,其中一个所述移位寄存单元的下拉控制模块复用为其它各所述移位寄存单元的下拉控制模块,且各所述移位寄存单元的信号输出端依次输出扫描信号的使能电平。2.根据权利要求1所述的移位寄存电路,其特征在于,在一时钟周期内,同一所述移位寄存单元组中,各所述移位寄存单元的时钟信号端的时钟信号的使能电平依次移位。3.根据权利要求1所述的移位寄存电路,其特征在于,所述移位寄存单元组中,至少一个所述移位寄存单元还包括上拉控制模块;在所述移位寄存单元中,所述上拉控制模块分别与所述第一节点、所述第一电平端和所述下拉控制模块电连接,且所述上拉控制模块与所述下拉控制模块电连接于第三节点;所述上拉控制模块用于根据所述第一节点的电位,控制所述第一电平端的第一电平信号传输至所述第三节点;所述下拉控制模块还用于根据所述第三节点的电位,控制所述信号输入端的扫描控制信号传输至所述第二节点。4.根据权利要求3所述的移位寄存电路,其特征在于,所述上拉控制模块包括第四晶体管;在所述移位寄存单元中,所述第四晶体管的栅极与所述第一节点电连接,所述第四晶体管的第一极与所述第一电平端电连接,所述第四晶体管的第二极电连接于所述第三节点。5.根据权利要求3所述的移位寄存电路,其特征在于,所述移位寄存单元组中的所有所述移位寄存单元均包括所述上拉控制模块。6.根据权利要求1所述的移位寄存电路,其特征在于,所述下拉控制模块包括第一晶体
管和第二晶体管;同一所述移位寄存单元中,所述第一晶体管的栅极和第一极均与所述信号输入端电连接,所述第一晶体管的第二极与所述第二晶体管的栅极电连接于第三节点;所述第二晶体管的第一极与所述信号输入端电连接,所述第二晶体管的第二极电连接于所述第二节点。7.根据权利要求6所述的移位寄存电路,其特征在于,所述移位寄存单元还包括复位信号端;所述下拉控制模块还包括起始单元、终止单元、下拉单元和上拉控制单元;同一所述移位寄存单元组中:所述起始单元分别与所述信号输入端和所述终止单元电连接,且所述起始单元与所述终止单元电连接于第四节点;所述起始单元用于在起始阶段,控制所述信号输入端的输入信号传输至所述第四节点;所述起始阶段位于所述移位寄存单元组中各所述移位寄存单元输出扫描信号的使能电平之前;所述终止单元还与所述复位信号端电连接;所述终止单元用于在终止阶段,控制所述复位信号端的复位信号传输至所述第四节点;所述终止阶段位于所述移位寄存单元组中各所述移位寄存单元输出扫描信号的使能电平之后;所述上拉控制单元分别与所述第三节点、所述第四节点和所述复位信号端电连接;所述上拉控制单元用于根据所述第四节点的电位,控制所述复位信号端的复位信号传输至所述第三节点;所述下拉单元分别与所述第二节点、所述复位信号端和所述第四节点电连接;所述下拉单元用于根据所述第四节点的电位,控制所述复位信号端的复位信号传输至所述第二节点。8.根据权利要求7所述的移位寄存电路,其特征在于,所述移位寄存单元组还包括起始控制端;所述起始单元包括起始晶体管;所述起始晶体管的栅极与所述起始控制端电连接,所述起始晶体管的第一极与所述信号输入端电连接,所述起始晶体管的第二极电连接于所述第四节点。9.根据权利要求7所述的移位寄存电路,其特征在于,所述移位寄存单元组还包括终止控制端;所述终止单元包括终止晶体管;所述终止晶体管的栅极与所述终止控制端电连接,所述终止晶体管的第一极与所述复位信号端电连接,所述终止晶体管的第二极电连接于所述第四节点。10.根据权利要求7所述的移位寄存电路,其特征在于,所述上拉控制单元包括上拉控制晶体管;所述上拉控制晶体管的栅极电连接于所述第四节点,所述上拉控制晶体管的第一极与所述复位信号端电连接,所述上拉控制晶体管的第二极电连接于所述第三节点。11.根据权利要求1所述的移位寄存电路,其特征在于,所述移位寄存单元还包括复位信号端;所述下拉控制模块包括第一起始单元、第一终止单元和下拉单元;同一所述移位寄存单元组中:
所述第一起始单元分别与所述信号输入端和所述下拉单元电连接,且所述第一起始单元与所述下拉单元电连接于第四节点;所述第一起始单元用于在起始阶段,控制所述信号输入端的输入信号传输至所述第四节点;所述起始阶段位于所述移位寄存单元组中各所述移位寄存单元输出扫描信号的使能电平之前;所述第一终止单元分别与所述信号输入端和所述第二节点电连接;所述第一终止单元用于在终止阶段,控制所述信号输入端的输入信号传输至所述第二节点;所述终止阶段位于所述移位寄存单元组中各所述移位寄存单元输出扫描信号的使能电平之后;所述下拉单元还分别与所述复位信号端和所述第二节点电连接;所述下拉单元用于根据所述第四节点的电位,控制所述复位信号端的复位信号传输至所述第二节点。12.根据权利要求11所述的移位寄存电路,其特征在于,所述移位寄存单元组还包括起始控制端;所述第一起始单元包括第一起始晶体管;所述第一起始晶体管的栅极与所述起始控制端电连接,所述第一起始晶体管的第一极与所述信号输入端电连接,所述第一起始晶体管的第二极电连接于所述第四节点。13.根据权利要求11所述的移位寄存电路,其特征在于,所述移位寄存单元组还包括终止控制端;所述第一终止单元包括第一终止晶体管;所述第一终止晶体管的栅极与所述终止控制端电连接,所述第一终止晶体管的第一极与所述信号输入端电连接,所述第一终止晶体管的第二极电连接于所述第二节点。14.根据权利要求11所述的移位寄存电路,其特征在于,所述下拉控制模块还包括第二起始单元;同一所述移位寄存单元组中,所述第二起始单元分别与所述复位信号端和所述第二节点电连接;所述第二起始单元用于在所述起始阶段,将所述复位信号端的复位信号传输至所述第二节点。15.根据权利要求14所述的移位寄存电路,其特征在于,所述移位寄存单元组还包括起始控制端;所述第二起始单元包括第二起始晶体管;所述第二起始晶体管的栅极与所述起始控制...

【专利技术属性】
技术研发人员:金慧俊邵琬童
申请(专利权)人:上海中航光电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1