【技术实现步骤摘要】
一种基于FMC标准的信号接口自环测试装置及系统
[0001]本技术涉及通信
,尤其涉及一种基于FMC标准的信号接口自环测试装置及系统。
技术介绍
[0002]近年来,在产品设计中采用模块化设计已经成为了一种基本准则,而FMC标准即为以 FPGA为核心芯片的处理卡最常用的模块化设计接口,从而使得市场具有对FMC接口的研发调试和量产测试装置的需求。
[0003]如图1所示,一般的FMC回环测试卡需要提供时钟电路等额外的组成部分,从而增加了FMC回环测试卡体积,提高了FMC回环测试卡的设计复杂程度并增加了制造的成本,由于时钟电路经FMC连接器给FPGA提供时钟信号,也对所连接的测试载板的电气性能造成影响,也对测试载板FMC接口输入的信号造成了干涉。
技术实现思路
[0004]本技术要解决的技术问题就在于:针对现有技术存在的技术问题,本技术提供一种基于FMC标准的信号接口自环测试装置及系统,FMC回环测试部分采用无源方案,减小了装置体积,减小了设计复杂性,降低了制造成本。
[0005]为解决上述技术 ...
【技术保护点】
【技术特征摘要】
1.一种基于FMC标准的信号接口自环测试装置,其特征在于,包括FMC回环测试卡(1),所述FMC回环测试卡(1)上设有FMC连接器,所述FMC连接器的信号端和时钟端分别和被测试的FPGA连接,所述信号端的发送接口和接收接口互相连接且时钟端的发送接口和接收接口互相连接以实现自环测试,所述被测试的FPGA安装于FPGA测试载板(2)上,所述FPGA测试载板(2)上设有电源模块(21)和时钟模块(22),所述电源模块(21)和时钟模块(22)分别与被测试的FPGA连接。2.根据权利要求1所述的基于FMC标准的信号接口自环测试装置,其特征在于,所述时钟端的接收接口包括高速时钟接收接口(101),所述时钟端的发送接口包括高速时钟发送接口(102),所述高速时钟接收接口(101)和高速时钟发送接口(102)分别和被测试的FPGA上的对应接口连接,所述高速时钟接收接口(101)和高速时钟发送接口(102)还互相连接,从而形成高速时钟接口测试回路。3.根据权利要求1所述的基于FMC标准的信号接口自环测试装置,其特征在于,所述信号端的接收接口包括高速串行接收接口(103),所述信号端的发送接口包括高速串行发送接口(106),所述高速串行接收接口(103)和高速串行发送接口(106)互相连接,同时所述高速串行接收接口(103)和高速串行发送接口(106)分别和被测试的FPGA上的对应接口连接,从而形成高速串行接口测试回路。4.根据权利要求1所述的基于FMC标准的信号接口自环测试装置,其特征在于,所述信号端的接收接口还包括通用信号接收接口(104),所述信号端的发送接口还包括通用信号发送接口(107),所述通用信号接收接口(104)和通用信号发送接口(107)互相连接,同时所述通用信号接收接口(104)和通用信号发送接口(107)分别和被测试的FPGA上的对应接口连接,从而形成通用信号接口测试回路。5.根据权利要求1所述的基于FMC标准的信...
【专利技术属性】
技术研发人员:郑国,王保兴,王萌,孙恩元,
申请(专利权)人:湖南艾科诺维科技有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。