一种小型时分双向高带宽数据链装置制造方法及图纸

技术编号:32108622 阅读:17 留言:0更新日期:2022-01-29 18:51
本实用新型专利技术提供了一种小型时分双向高带宽数据链装置,包括基带总模块、射频总模块,所述基带总模块包括FPGA模块、射频收发模块、接口模块、时钟模块、电源模块一,所述FPGA模块设有采集SDI视频的端口,所述射频收发模块、接口模块、时钟模块均与FPGA模块连接;所述射频收发模块与射频总模块连接;所述FPGA模块通过接口模块与无人平台双向通讯;所述FPGA模块、射频收发模块均与时钟模块连接,所述FPGA模块、射频收发模块、接口模块、时钟模块均与电源模块一连接。本实用新型专利技术所述的FPGA模块中实现接口配置以及压缩算法,射频收发模块实现AD/DA转换、滤波、混频,减少了分立器件的使用,从而减小了板卡体积和产品功耗,实现了产品小型化、轻量化的目的。轻量化的目的。轻量化的目的。

【技术实现步骤摘要】
一种小型时分双向高带宽数据链装置


[0001]本技术属于弹箭遥测领域,尤其是涉及一种小型时分双向高带宽数据链装置。

技术介绍

[0002]随着我国国防事业和商业航天的发展,火箭和导弹型号层出不穷,测试任务越来越繁重,离不开遥测地面站的使用。为了保证弹箭型号的可靠性,其需要遥测地面站遥测的参数和采样速率都在不断的增加,测试的项目也越来越多,数据量也越来越大,增加了对数据监测和解析的难度。
[0003]传统遥测地面站大都有分立器件设计而成,设计比较复杂,体积较大、因笨重而不便于携带。另外,设备功耗较高,需要外部配备发电设备才能使其工作,缺乏外场灵活性,分立器件级连造成误差较大,设备可靠性降低。一旦出现故障,除造成成本损失外,还可能造成发射任务失败。

技术实现思路

[0004]有鉴于此,本技术旨在提出一种小型时分双向高带宽数据链装置,以FPGA模块中实现接口配置以及压缩算法,射频收发模块实现AD/DA转换、滤波、混频,减少了分立器件的使用,从而减小了板卡体积和产品功耗,实现了产品小型化、轻量化的目的。
[0005]为达到上述目的,本技术的技术方案是这样实现的:
[0006]一种小型时分双向高带宽数据链装置,包括基带总模块、射频总模块,所述基带总模块包括FPGA模块、射频收发模块、接口模块、时钟模块、电源模块一,所述FPGA模块设有采集SDI视频的端口,所述射频收发模块、接口模块、时钟模块均与FPGA模块连接;
[0007]所述射频收发模块与射频总模块连接;所述FPGA模块通过接口模块与无人平台双向通讯;所述FPGA模块、射频收发模块均与时钟模块连接,所述FPGA模块、射频收发模块、接口模块、时钟模块均与电源模块一连接。
[0008]进一步的,所述FPGA模块包括IO接口、SPI接口和LVDS接口,所述射频收发模块通过SPI接口和LVDS接口与FPGA模块连接;所述接口模块通过IO接口与FPGA模块连接;
[0009]所述时钟模块包括温补晶振和时钟分配器,所述FPGA模块和射频收发模块均与时钟分配器连接,所述时钟分配器与温补晶振连接。
[0010]进一步的,所述射频总模块包括功率放大模块、接收模块、开关切换模块、电源模块二,所述功率放大模块、接收模块、开关切换模块均与电源模块二连接;
[0011]所述功率放大模块一端为TX_IN端口,另一端依次连接滤波器、增益放大器、温度补偿器、阻抗匹配器、推动放大器、滤波器;
[0012]所述接收模块一端为RX_IN端口,另一端依次连接限幅器、滤波器、低噪声放大器、阻抗匹配器、低噪声放大器、滤波器;
[0013]所述滤波器远离推动放大器的另一端和滤波器远离低噪声放大器的另一端均与
开关切换模块连接,所述开关切换模块的另一端通过滤波器连接至天线接口。
[0014]进一步的,所述射频总模块还包括连接线,所述连接线一端为GPIO端口,另一端与开关切换模块连接,所述连接线设置有与增益放大器连接的支路一、与低噪声放大器连接的支路二、与推动放大器连接的支路三、与低噪声放大器联通的支路四。
[0015]进一步的,所述射频收发模块设有TX输出端口,所述电源模块一与射频收发模块的TX端口连接,所述射频总模块的TX_IN端口与TX端口配合连接,所述电源模块二与TX_IN端口连接用于取电。
[0016]进一步的,所述FPGA模块设置有SW端口,所述射频总模块GPIO端口与FPGA模块设置有SW端口连接;所述射频收发模块设置有RX端口,所述射频总模块RX_OUT端与RX端口连接。
[0017]相对于现有技术,本技术所述的一种小型时分双向高带宽数据链装置具有以下有益效果:
[0018](1)本技术所述的FPGA模块中实现接口配置以及压缩算法,所述射频收发模块中实现AD/DA转换、滤波、混频等,减少了分立器件的使用,从而减小了板卡体积和产品功耗,实现了产品小型化、轻量化的目的。
[0019](2)本技术所述的FPGA模块实现图像的采集与压缩,不经过其他处理器,使得视频图像的传输延时极大的降低,更有利于无人平台的机动性能。
[0020](3)本技术所述射频总模块的射频前端由射频开关代替体积较大的双工器,并设计温度补偿器与阻抗匹配器,采用温度补偿和阻抗匹配调整,从而达到使射频前端稳定输出,同时实现小体积、高功率的目标。
附图说明
[0021]构成本技术的一部分的附图用来提供对本技术的进一步理解,本技术的示意性实施例及其说明用于解释本技术,并不构成对本技术的不当限定。在附图中:
[0022]图1为本技术实施例所述的基带总模块流程示意图;
[0023]图2为本技术实施例所述的射频总模块流程示意图;
[0024]图3为本技术实施例所述的基带总模块设计框图;
[0025]图4为本技术实施例所述的射频总模块设计框图。
具体实施方式
[0026]需要说明的是,在不冲突的情况下,本技术中的实施例及实施例中的特征可以相互组合。
[0027]在本技术的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本技术和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本技术的限制。此外,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等
的特征可以明示或者隐含地包括一个或者更多个该特征。在本技术的描述中,除非另有说明,“多个”的含义是两个或两个以上。
[0028]在本技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以通过具体情况理解上述术语在本技术中的具体含义。
[0029]下面将参考附图并结合实施例来详细说明本技术。
[0030]如图1

4所示,一种小型时分双向高带宽数据链装置,包括基带总模块、射频总模块,所述基带总模块包括FPGA模块、射频收发模块、接口模块、时钟模块、电源模块一,所述FPGA模块设有采集SDI视频的端口,所述射频收发模块、接口模块、时钟模块均与FPGA模块连接;
[0031]所述射频收发模块与射频总模块连接;所述FPGA模块通过接口模块与无人平台双向通讯;所述FPGA模块、射频收发模块均与时钟模块连接,所述FPGA模块、射频收本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种小型时分双向高带宽数据链装置,其特征在于:包括基带总模块、射频总模块,所述基带总模块包括FPGA模块、射频收发模块、接口模块、时钟模块、电源模块一,所述FPGA模块设有采集SDI视频的端口,所述射频收发模块、接口模块、时钟模块均与FPGA模块连接;所述射频收发模块与射频总模块连接;所述FPGA模块通过接口模块与无人平台双向通讯;所述FPGA模块、射频收发模块均与时钟模块连接,所述FPGA模块、射频收发模块、接口模块、时钟模块均与电源模块一连接。2.根据权利要求1所述的一种小型时分双向高带宽数据链装置,其特征在于:所述FPGA模块包括IO接口、SPI接口和LVDS接口,所述射频收发模块通过SPI接口和LVDS接口与FPGA模块连接;所述接口模块通过IO接口与FPGA模块连接;所述时钟模块包括温补晶振和时钟分配器,所述FPGA模块和射频收发模块均与时钟分配器连接,所述时钟分配器与温补晶振连接。3.根据权利要求1所述的一种小型时分双向高带宽数据链装置,其特征在于:所述射频总模块包括功率放大模块、接收模块、开关切换模块、电源模块二,所述功率放大模块、接收模块、开关切换模块均与电源模块二连接;所述功率放大模块一端为TX_IN端口,另一端依次连接滤波器、增益...

【专利技术属性】
技术研发人员:吴江波张春泽李辰飞王仁智杨继超刘建梁韩杰王轩孔雅奉辉展鹏飞李波王振超
申请(专利权)人:天津讯联科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1