像素阵列的控制方法、装置、电子设备和可读存储介质制造方法及图纸

技术编号:30908740 阅读:23 留言:0更新日期:2021-11-22 23:55
本申请公开了一种像素阵列的控制方法、装置、电子设备和可读存储介质,属于电子设备技术领域。像素阵列包括多个像素团,像素团包括一个白色像素和至少两个彩色像素,至少两个彩色像素围绕白色像素设置,像素阵列的至少两个像素行共用一个控制信号线路,像素阵列的至少两个像素列共用一个输出信号线路;方法包括:在像素阵列采用卷帘快门曝光方式,像素行包括白色像素或彩色像素,像素列包括白色像素或彩色像素的情况下,在每帧时间内,控制至少两个像素行的像素依次进行第一预设处理;或控制像素阵列的多个彩色像素行的像素依次进行第一预设处理,以及控制像素阵列的每个白色像素行的像素与其相邻的一个彩色像素行的像素同步进行第一预设处理。进行第一预设处理。进行第一预设处理。

【技术实现步骤摘要】
像素阵列的控制方法、装置、电子设备和可读存储介质


[0001]本申请属于电子设备
,具体涉及一种像素阵列的控制方法、像素阵列的控制装置、电子设备和可读存储介质。

技术介绍

[0002]目前,由发光二极管(Light Emitting Diode,LED)显示技术启发的五像素的彩色滤光片阵列(Color Filter Array,CFA),即RGBW3.0,其解决了柯达RGBW CFA、拜耳RGB CFA等传统CFA架构在应用上的诸多弊病(例如色彩分辨率下降等)。然而,RGBW3.0的结构相比于传统CFA架构发生了较大的变化,目前没有对应的像素阵列控制方案,导致无法对RGBW3.0进行精准控制。

技术实现思路

[0003]本申请实施例的目的是提供一种像素阵列的控制方法、像素阵列的控制装置、电子设备和可读存储介质,能够解决相关技术中没有对应的像素阵列控制方案导致无法对彩色滤光片阵列进行精准控制的问题。
[0004]第一方面,本申请实施例提供了一种像素阵列的控制方法,该像素阵列包括多个像素团,每个像素团包括一个白色像素和至少两个彩色像素,至少两个彩色像素围绕白色像素设置,像素阵列包括至少两个像素行和至少两个像素列,至少两个像素行共用一个控制信号线路,至少两个像素列共用一个输出信号线路;该控制方法包括:在像素阵列采用卷帘快门曝光方式,像素行包括白色像素或彩色像素,像素列包括白色像素或彩色像素的情况下,在每帧时间内,控制至少两个像素行的像素依次进行第一预设处理;或者,在每帧时间内,控制像素阵列的多个彩色像素行的像素依次进行第一预设处理,以及控制像素阵列的每个白色像素行的像素与其相邻的一个彩色像素行的像素同步进行第一预设处理;其中,彩色像素行是包括彩色像素的像素行,白色像素行是包括白色像素的像素行,第一预设处理包括:将像素的电信号设置为初始电压、控制像素感测光线以及将像素的电信号输出。
[0005]第二方面,本申请实施例提供了一种像素阵列的控制装置,该像素阵列包括多个像素团,每个像素团包括一个白色像素和至少两个彩色像素,至少两个彩色像素围绕白色像素设置,像素阵列包括至少两个像素行和至少两个像素列,至少两个像素行共用一个控制信号线路,至少两个像素列共用一个输出信号线路;该控制装置包括控制模块,控制模块用于:
[0006]在像素阵列采用卷帘快门曝光方式,像素行仅包括白色像素或仅包括彩色像素,像素列仅包括白色像素或仅包括彩色像素的情况下,在每帧时间内,控制至少两个像素行的像素依次进行第一预设处理;或者,在每帧时间内,控制像素阵列的多个彩色像素行的像素依次进行第一预设处理,以及控制像素阵列的每个白色像素行的像素与其相邻的一个彩色像素行的像素同步进行第一预设处理;其中,彩色像素行是包括彩色像素的像素行,白色像素行是包括白色像素的像素行,第一预设处理包括:将像素的电信号设置为初始电压、控
制像素感测光线以及将像素的电信号输出。
[0007]第三方面,本申请实施例提供了一种电子设备,该电子设备包括处理器、存储器及存储在存储器上并可在处理器上运行的程序或指令,程序或指令被处理器执行时实现如第一方面的方法的步骤。
[0008]第四方面,本申请实施例提供了一种可读存储介质,可读存储介质上存储程序或指令,程序或指令被处理器执行时实现如第一方面的方法的步骤。
[0009]第五方面,本申请实施例提供了一种芯片,芯片包括处理器和通信接口,通信接口和处理器耦合,处理器用于运行程序或指令,实现如第一方面的方法。
[0010]在本申请实施例中,像素阵列的每个像素行共用一个控制信号线路,像素阵列的每个像素列共用一个输出信号线路,具体包括:每一行的彩色像素共用一个像素控制信号,每一行的白色像素共用一个像素控制信号;每一列的彩色像素共用一个输出信号线路,每一列的白色像素共用一个输出信号线路。针对上述像素阵列结构的控制方法具体包括:第一种控制方式,1帧时间内每个像素行依次进行重置、曝光以及读取控制。第二种控制方式,1帧时间内彩色像素行依次进行重置、曝光以及读取控制,同时控制每个白色像素行与其相邻的彩色像素行同步进行重置、曝光以及读取控制。在本申请实施例中,针对互补金属氧化半导体图像传感器(Complementary Metal

Oxide Semiconductor Image Sensor,CIS)像素阵列,在采用卷帘快门的曝光方式且不使用像素信号融合的情形下,提供了一种像素重置、曝光以及读取的控制方案,实现了对CIS的控制的准确性,为CFA在CIS上的广泛应用提供基础。
附图说明
[0011]图1是本申请实施例的互补金属氧化半导体图像传感器像素阵列排布以及像素团排布示意图;
[0012]图2是本申请实施例的互补金属氧化半导体图像传感器的像素的结构示意图之一;
[0013]图3是本申请实施例的互补金属氧化半导体图像传感器的像素的结构示意图之二;
[0014]图4是本申请实施例的互补金属氧化半导体图像传感器的像素电路阵列架构示意图;
[0015]图5是本申请实施例的像素阵列的控制方法的流程示意图;
[0016]图6是本申请实施例的像素电路阵列的结构示意图之一;
[0017]图7是本申请实施例的采用卷帘快门方式且未使用像素信号合成的像素阵列控制方法的控制逻辑示意图之一;
[0018]图8是本申请实施例的采用卷帘快门方式且未使用像素信号合成的像素阵列控制方法的流程示意图之一;
[0019]图9是本申请实施例的采用卷帘快门方式且未使用像素信号合成的像素阵列控制方法的控制逻辑示意图之二;
[0020]图10是本申请实施例的采用卷帘快门方式且未使用像素信号合成的像素阵列控制方法的流程示意图之二;
[0021]图11是本申请实施例的采用卷帘快门方式且使用像素信号合成的像素阵列控制方法的控制逻辑示意图之一;
[0022]图12是本申请实施例的采用卷帘快门方式且使用像素信号合成的像素阵列控制方法的流程示意图之一;
[0023]图13是本申请实施例的采用全局快门方式且未使用像素信号合成的像素阵列控制方法的控制逻辑示意图之一;
[0024]图14是本申请实施例的采用全局快门方式且未使用像素信号合成的像素阵列控制方法的流程示意图;
[0025]图15是本申请实施例的采用全局快门方式且使用像素信号合成的像素阵列控制方法的控制逻辑示意图之一;
[0026]图16是本申请实施例的采用全局快门方式且使用像素信号合成的像素阵列控制方法的流程示意图;
[0027]图17是本申请实施例的像素电路阵列的结构示意图之二;
[0028]图18是本申请实施例的采用卷帘快门方式且未使用像素信号合成的像素阵列控制方法的控制逻辑示意图之三;
[0029]图19是本申请实施例的采用卷帘快门方式且未使用像素信号合成的像素阵列控制方法的流程示意图之三;
[0030]图20是本申请实施例的本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素阵列的控制方法,其特征在于,所述像素阵列包括多个像素团,每个所述像素团包括一个白色像素和至少两个彩色像素,所述至少两个彩色像素围绕所述白色像素设置,所述像素阵列包括至少两个像素行和至少两个像素列,所述至少两个像素行共用一个控制信号线路,所述至少两个像素列共用一个输出信号线路;所述控制方法包括:在所述像素阵列采用卷帘快门曝光方式,所述像素行包括所述白色像素或所述彩色像素,所述像素列包括所述白色像素或所述彩色像素的情况下,在每帧时间内,控制所述至少两个像素行的像素依次进行第一预设处理;或者,在每帧时间内,控制所述像素阵列的多个彩色像素行的像素依次进行第一预设处理,以及控制所述像素阵列的每个白色像素行的像素与其相邻的一个所述彩色像素行的像素同步进行所述第一预设处理;其中,所述彩色像素行是包括所述彩色像素的像素行,所述白色像素行是包括所述白色像素的像素行,所述第一预设处理包括:将所述像素的电信号设置为初始电压、控制所述像素感测光线以及将所述像素的电信号输出。2.根据权利要求1所述的像素阵列的控制方法,其特征在于,还包括:在所述像素阵列采用卷帘快门曝光方式,所述白色像素的电信号与至少一个所述彩色像素的电信号进行信号融合的情况下,在每帧时间内,控制多行所述像素团的像素依次进行第二预设处理;其中,所述第二预设处理依次包括:将所述像素的电信号设置为初始电压、控制所述像素感测光线、将所述像素团的白色像素的电信号与所述像素团的至少一个彩色像素的电信号进行信号融合以增强所述彩色像素的电信号、将所述像素的电信号输出。3.根据权利要求1所述的像素阵列的控制方法,其特征在于,还包括:在所述像素阵列采用全局快门像素曝光方式的情况下,在每帧时间内,控制所述像素阵列的多个所述像素行的像素同步进行第三预设处理,其中所述第三预设处理包括:将所述像素的电信号设置为初始电压、控制所述像素感测光线;控制多个所述像素行的像素的电信号依次进行输出。4.根据权利要求1所述的像素阵列的控制方法,其特征在于,还包括:在所述像素阵列采用全局快门像素曝光方式,所述白色像素的电信号与至少一个所述彩色像素的电信号进行信号融合的情况下,在每帧时间内,控制所述像素阵列的多个所述像素行的像素同步进行第四预设处理,其中所述第四预设处理包括:将所述像素的电信号设置为初始电压、控制所述像素感测光线;控制每个所述像素团中,所述白色像素的电信号与至少一个所述彩色像素的电信号进行信号融合,以增强所述彩色像素的电信号;控制多个所述像素行的像素的电信号依次进行输出。5.根据权利要求1至4中任一项所述的像素阵列的控制方法,其特征在于,还包括:在所述像素阵列采用卷帘快门曝光方式,所述白色像素包括多个子白色像素,所述彩色像素包括多个子彩色像素的情况下,在每帧时间内,控制所述像素阵列的多个像素行的子像素依次进行第五预设处理;其中,所述像素行仅包括所述子彩色像素,或包括所述子白色像素和所述子彩色像素,
所述像素列仅包括所述子彩色像素,或包括所述子白色像素和所述子彩色像素,所述第五预设处理包括:将所述子像素的电信号设置为初始电压、控制所述子像素感测光线以及将所述子像素的电信号输出。6.根据权利要求5所述的像素阵列的控制方法,其特征在于,还包括:在所述像素阵列采用卷帘快门曝光方式,所述子白色像素的电信号与至少一...

【专利技术属性】
技术研发人员:罗轶
申请(专利权)人:维沃移动通信有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1