【技术实现步骤摘要】
本专利技术涉及一种可整合行预解码机制与选择性行联机/位线预充电的存储电路及相关方法,特别涉及一种在数据存取期间可依据行预解码结果而独立地使不同行联机/位线选择性地进行/不进行预充电以降低预充电功率消耗的存储电路及相关方法。
技术介绍
在现代信息社会中,各种文件、数据、数据都能以电子信号的方式来传输、管理与储存,而各种各样可进行数据存取的内存/存储电路,也就成为各种电子装置/信息装置的必备硬件电路。其中,只读性的只读存储电路,由于其能以非挥发性的方式来储存数据,其应用范围更为广泛。譬如说,在数字信号处理的电路/芯片中,或是在手机内用来进行信号编码/调制的通信芯片中,都会设置只读存储电路来储存信号处理的程序代码(code)或其它必需的参数及向量(vector)。由于只读存储电路的用途广泛,其发展也就成为现代信息厂商的研发重点之一。如熟悉技术者所知,存储电路中会设有多个分别用来储存一位数据的存储单元,这些存储单元可经由列联机-行联机(也就是字符线-位线)的行列连接排列为矩阵。选择性地使某一给定位线电连接于存储电路中的感测放大器(所谓的电连接即代表该位线可将电子信号传 ...
【技术保护点】
一种存储电路,包括有:多个存储单元,该多个存储单元形成一多条行联机以及多条列联机的矩阵,其中,每一个该行联机对应有一预充电单元以及一控制单元,该预充电单元由该控制单元控制,用以决定是否对所对应的该行联机进行预充电;一行预解码器,用以提供一选择信号,其中,该选择信号可对应多条行联机其中之一;以及一多路复用模块,包含有多阶存取模块连结至该行联机,其中,该多路复用模块接收该选择信号,并根据该选择信号对该行联机的进行预充电或不进行预充电。
【技术特征摘要】
US 2005-4-26 60/594,6521.一种存储电路,包括有多个存储单元,该多个存储单元形成一多条行联机以及多条列联机的矩阵,其中,每一个该行联机对应有一预充电单元以及一控制单元,该预充电单元由该控制单元控制,用以决定是否对所对应的该行联机进行预充电;一行预解码器,用以提供一选择信号,其中,该选择信号可对应多条行联机其中之一;以及一多路复用模块,包含有多阶存取模块连结至该行联机,其中,该多路复用模块接收该选择信号,并根据该选择信号对该行联机的进行预充电或不进行预充电。2.如权利要求1所述的存储电路,其中,每一阶该存取模块包含有至少一存取单元,其中,每一个该行联机连结至少一低阶存取单元以及至少一高阶存取单元。3.如权利要求2所述的存储电路,其中,根据该选择信号可使得该行联机所连结的每一阶该存取单元使能或非使能。4.如权利要求3所述的存储电路,其中,当该行联机所连结的该存取单元都使能时,该行联机可连接至一感测放大器,并使能该控制单元使得该预充电单元对该行联机进行预...
【专利技术属性】
技术研发人员:郑基廷,曾柏谕,
申请(专利权)人:威盛电子股份有限公司,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。