用于在高速应用中将并行数据转换为串行数据的方法和设备技术

技术编号:3081092 阅读:259 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种用于将并行数据转换为串行数据的方法和设备。更具体来说,提供一种并行到串行转换器(52),其包括:数据管线(62),其经配置以接收并行数据(d0、d4、d2、d6、d1、d5、d3、d7);以及二进制分类逻辑(64),其包括多个切换器(70),所述切换器经排列以从所述数据管线(62)接收所述并行数据(d0、d4、d2、d6、d1、d5、d3、d7),且经配置以串行输出所述并行数据(d0、d4、d2、d6、d1、d5、d3、d7)。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术大体上涉及并行到串行转换,且更特定来说涉及高速存储器装置中的并行到 串行转换。
技术介绍
— 本节希望向读者介绍可能与下文描述和/或主张的本专利技术各个方面有关的技术的各 个方面。相信此论述有助于向读者提供背景信息,以便于更好地理解本专利技术的各个方面。 因此应理解,这些陈述应在此方面理解,而不是对现有技术的承认。例如同步动态随机存取存储器(SDRAM)装置的半导体存储器装置广泛用于计算机 和电子系统中。SDRAM装置通常包含存储器阵列,其包括每一者均经配置以存储数据 的大量存储器单元。在存储器读取操作期间,来自存储器单元的数据经存取并输出到数 据缓冲区(DQPAD)以供外部装置处理和使用。SDRAM的操作通常是基于共用的时钟 信号。如将了解,存在许多不同类型的SDRAM装置。早一代SDRAM装置通常经配置以 便可存取来自存储器单元的数据且可在每个时钟循环中将一个数据位输出到DQPAD。对 较高处理速度的需要导致双数据速率(DDR) SDRAM装置的发展。DDR SDRAM装置 通常允许在每个时钟循环中存取两个数据位并将其输出到DQPAD。为了实现此操作, DDR SDR本文档来自技高网...

【技术保护点】
一种并行到串行转换器,其包括:    数据管线,其经配置以接收并行数据;以及    二进制分类逻辑,其包括多个切换器,所述切换器经排列以从所述数据管线接收所述并行数据,且经配置以串行输出所述并行数据。

【技术特征摘要】
【国外来华专利技术】US 2005-9-1 11/218,9971.一种并行到串行转换器,其包括数据管线,其经配置以接收并行数据;以及二进制分类逻辑,其包括多个切换器,所述切换器经排列以从所述数据管线接收所述并行数据,且经配置以串行输出所述并行数据。2. 根据权利要求1所述的并行到串行转换器,其中每一所述切换器经配置以依据相应控制信号的状态而传输相应的第一数据输入位或相应的第二数据输入位。3. 根据权利要求1所述的并行到串行转换器,其中所述多个切换器包括第一级,其包括经配置以从所述数据管线并行接收数据的第一多个切换器; 第二级,其包括经配置以从所述第一多个切换器接收数据的第二多个切换器;以及最终级,其包括经配置以从所述第二多个切换器接收数据并经配置以串行输出所 述数据的切换逻辑。 '4. 根据权利要求3所述的并行到串行转换器,其中所述第一级经配置以加倍所述并行 数据的频率,且其中所述第二级经配置以加倍从所述第一级接收的数据的频率,且 其中所述最终级经配置以加倍从所述第二级接收的数据的频率。5. 根据权利要求3所述的并行到串行转换器,其中所述第一级包括四个切换器,且所 述第二级包括两个切换器。6. 根据权利要求1所述的并行到串行转换器,其中所述数据管线经配置而以第一频率 接收所述并行数据,且所述二进制数据分类逻辑经配置而以第二频率串行输出所述 并行数据,其中所述第二频率大于所述第一频率。7. —种装置,其包括内部数据总线,其包括多个数据总线,其中所述多个数据总线中的每一者经配置 以相对于所述多个数据总线中的其它数据总线并行传输相应的数据位;并行到串行转换器,其包括多个切换器且经配置以从所述内部数据总线接收所述 相应的数据位,且在输出处串行传输所述数据位;以及读取数据总线,其经配置以从所述转换器的所述输出接收所述数据位,且相对于 所述装置在外部传输所述数据位。8. 根据权利要求7所述的装置,其中所述内部数据总线以第一频率传输所述数据位, 且其中所述读取数据总线以大于所述第一频率的第二频率传输所述数据位。9. 根据权利要求8所述的装置,其中所述第二频率大约比所述第一频率大八倍。10. 根据权利要求8所述的装置,其中所述第二频率在大约800-1066 Mbps的范围内。11. 根据权利要求7所述的装置,其中所述并行到串行转换器包括多个级,其中所述多 个级中的每一者包括多个切换器,其中所述多个切换器中的每一者经配置以从相应 的第一输入和相应的第二输入交替地传输数据。12. 根据权利要求11所述的装置,其中所述多个切换器中的每一者由相应的控制信号控 制。13. 根据权利要求12所述的装置,其中每一所述相应的控制信号是相对于所述并行到 串行转换器在内部产生的。14. 根据权利要求11所述的装置,其中所述多个级中的每一者经配置以加倍数据传输的 频率。15. 根据权利要求7所述的装置,其中所述装置包括存储器装置。16. 根据权利要求7所述的装置,其中所述装置包括DDR3SDRAM。17. —种数据分类装置,其包括第一切换级,其经配置以在八个数据总线上并行接收数据且经配置以在四个数据 总线上传输所述数据;第二切换级,其经配置以在所述四个数据总线上从所述第一切换级接收所述数 据,且经配置以在两个数据总线上传输所述数据;以及最终切换级,其经配置以在所述两个数据总线上从所述第二切换级接收所述数 据,且经配置以在输出总线上串行传输所述数据。18. 根据权利要求17所述的数据分类装置,其中所述第一切换级包括-第一切换器,其经配置以在所述八个数据总线中的第一者上接收数据字的第一位 并在所述八个数据总线中的第二者上接收所述数据字的第五位,且进一步经配置以 将所述第一位和所述第五位交替地传输到所述四个数据总线中的第一者上;第二切换器,其经配置以在所述八个数据总线中的第三者上接收所述数据字的第 三位并在所述八个数据总线中的第四者上接收所述数据字的第七位,且进一步经配 置以将所述第三位和所述第七位交替地传输到所述四个数据总线中的第二者上;第三切换器,其经配置以在所述八个数据总线中的第五者上接收所述数据字的第 二位并在所述八个数据总线中的第六者上接收所述数据字的第六位,且进一步经配 置以将所述第二位和所述第六位交替地传输到所述四个数据总线中的第三者上;以 及第四切换器,其经配置以在所述八个数据总线中的第七者上接收所述数据字的第 四位并在所述八个数据总线中的第八者上接收所述数据字的第八位,且进一步经配 置以将...

【专利技术属性】
技术研发人员:克里斯托弗K莫尔扎诺李温
申请(专利权)人:美光科技公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1