用于高性能数据记录的旁路写驱动电路制造技术

技术编号:3070054 阅读:219 留言:0更新日期:2012-04-11 18:40
一种磁头写驱动电路包括并联在磁头写驱动电路的输入输入端之间的写驱动电路和旁路驱动电路。写驱动电路接收具有跃迁的输入信号并输出和输入信号相关的第一写信号;旁路驱动电路输出耦合到第一写信号的辅助信号以形成输出写信号。辅助信号和第一写信号的跃迁相关,并且通过在跃迁时刻对写信号生成“过调”帮助缩短写信号跃迁的反转时间。此外,辅助信号帮助对和磁头写驱动电路的输出端相关的寄生电容的充电和放电。(*该技术在2019年保护过期,可自由使用*)

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及磁数据记录。更具体地,本专利技术涉及用于改进高数据速率磁存储部件的数据记录性能的设备和方法。磁存储部件中的写驱动电路(WD)是一种双向驱动流过写磁头的写电流的电路,写磁头用于把数据记录到例如磁盘的磁介质上。附图说明图1示出一个示例性的磁盘机系统10,它具有一个用于记录数据的定位在磁盘12中的选定磁道上的读/写磁头11。改进高数据速率(即,将数据写入磁介质的速度)下磁数据记录性能的一个障碍是,跃迁的磁通反转时间被写磁头磁芯中的涡流电流阻尼减慢。改进磁数据记录性能的另一个障碍是和写驱动电路的硅元件相关的寄生电容,写磁头的电感和寄生电容以及写驱动电路和写磁头之间的互连产生的损耗增加了通过写磁头的写电流跃迁的上升及下降时间,从而降低写驱动电路的性能。图2是一个示意方块图,示出和写驱动电路相关的寄生电容CD,和写磁头相关的电感LH、电阻RH、寄生电容CH,以及写驱动电路WD和写磁头之间的用电感L1和电容C1组成的分布网路传输线为模型的互连。由于来自写驱动电路的写电流IW必须通过图2中所示的网路(其实质上形成一个低通滤波器)才能到达写磁头,写电流跃迁的上升时间和下降时间被减慢。由于造成写电流跃迁期间的非线性跃迁偏移(NLTS)效应并且减慢写元件磁头尖磁场中的场跃迁,这种上升及下降时间的增加还降低数据记录性能。常规写驱动电路典型地配置成具有电流开关H驱动电路例如FET驱动电路,差分放大器驱动电路以及电流映射H驱动电路。这样的常规配置在电流输入能力上是有限的。因此,对于因写磁头中的涡流电流阻尼、和写驱动电路的硅元件相关的寄生电容以及写驱动电路和写磁头之间的写磁头阻抗和互连损耗造成的磁通反转时间的增加,常规写驱动电路的补偿能力是有限的。需要一种技术,用于补偿磁头磁芯中的涡流电流阻尼效应,并且还用于补偿和写驱动电路的硅元件相关的寄生电容、写磁头阻抗以及写驱动电路和写磁头之间的互连损耗,从而加快磁通反转时间。本专利技术提供一种技术,这种技术通过提供暂时“过调”稳态写电流的写电流来补偿写磁头的磁芯中的涡流电流阻尼效应,从而减小写磁头的磁通反转时间。此外,本专利技术提供一种补偿和写驱动电路的硅元件相关的寄生电容、写磁头阻抗以及写驱动电路和写磁头之间的互连损耗的技术。通过具有写驱动电路和旁路电路的磁头写驱动电路提供本专利技术的优点。该写驱动电路具有一条位于磁头写驱动电路的输入端和输出端之间的信号通路。该写驱动电路接收具有跃迁的输入信号并输出和输入信号相关的第一写信号。旁路驱动电路并联地和写驱动电路的信号通路连接,并输出和第一写信号的跃迁相关的辅助信号,该辅助信号和第一写信号耦合以形成输出写信号。根据本专利技术,该辅助电流通过暂时增加输出写电流的振幅缩短通过写磁头的电流反转时间,并且/或者通过向第一写信号增加电流或加大电压形成输出写信号对和磁头写驱动电路的输出端相关的寄生电容充电和放电。该增加的信号可对应一个选定的函数f(t),该选定函数f(t)改变辅助信号的振幅或持续时间,或者改变二者。本专利技术是以示例方式说明的,并且不由附图所限制,附图中相同的参照数表示相同的部件,附图中图1是一个示例性的其有读/写磁头的磁盘机系统,该读写磁头可采用根据本专利技术的旁路写驱动电路;图2是和写驱动电路及写磁头相关的阻抗和寄生元件,写磁头以及写驱动电路和写磁头之间的互连的示意方块图;图3是根据本专利技术的用于第K级连接旁路写驱动电路的电路拓扑方块图4是根据本专利技术的用于第K级连接旁路写驱动电路的总电路拓扑方块图;图5是根据本专利技术的用于第K级连接旁路写驱动电路的更详细拓扑方块图;图6是根据本专利技术的用于第N次延迟连接旁路写驱动电路的电路拓扑方块图;图7是根据本专利技术的用于电压增量旁路写驱动电路的电路拓扑方块图;图8是一个波形图,表示和根据本专利技术的电流步进增加技术相关的示例电流波形;图9是一个波形图,表示和根据本专利技术的电流函数增加技术相关的示例波形;图10是一个波形图,表示和根据本专利技术的可变幅度增加技术相关的示例波形;图11是一个波形图,表示和根据本专利技术的电压增量技术相关的示例波形;本专利技术提供一类本文中称为“旁路写驱动电路”(BPWD)的写驱动电路,它们采用电流或电压增加技术,从而改进磁存储系统,例如图1中所示的示范性磁盘机系统10,高数据速率下的数据记录性能。通过在每次写电流反转后暂时增加写电流降低记录数据的写磁头中的磁通反转时间和通过减小写处理期间的非线性跃迁偏移效应(NLTS),本专利技术的旁路写驱动电路拓扑性能优于常规写驱动电路拓扑。本专利技术对BPWD提供数种拓扑,例如,第K级连接拓扑(图3-5),第N次延迟连接拓扑(图6)以及电压增量拓扑(图7)。本文中所使用的第K级连接BPWD指的是本专利技术的旁路电路,它连接在写驱动电路的第K级(K=1,2,…,N)的输入端和该写驱动电路的输出端之间。例如,第4级连接拓扑具有一个在第4级的输入端和写驱动电路的输出端之间连接的旁路电路。图3表示根据本专利技术的第K级连接BPWD电路30的总电路拓扑的示意方块图。旁路写驱动电路30包括一个旁路电路31,后者连接在写驱动电路32的输入端和输出端之间。BPWD电路30的输出端经互连33和写磁头34连接。根据本专利技术,写驱动电路32可以是一个常规的单通路写驱动电路。旁路电路31向经过写驱动电路32的通路提供并行通路以辅助写电路跃迁。向旁路电路31输入写均衡参数α和ΔT,以便为特定的互连33和/或写磁头34优化BPWD30。均衡参数α和ΔT分别控制旁路电路31所生成的电流或电压的初始振幅和持续时间。图4是根据本专利技术的第2级连接BPWD电路40的总电路拓扑示意方块图。BPWD电路40典型地包括具有多级S1至SN的写驱动电路42。根据本专利技术,可以在写驱动电路的任意中间级SK的输入端和该写驱动电路的输出端之间连接一个旁路电路。WD电路(电路42)的体系结构确定连接BP电路的最佳位置。在图4的示范电路中BPWD电路40包括一个旁路电路41,后者在第二级S2的输入端处和写驱动电路42连接并且在第N级SN的输出端处和写驱动电路42连接。图5是根据本专利技术的第K级连接BPWD电路50的另一种电路拓扑的示意方块图。BPWD电路50包括一个连接在写驱动电路52的输入端和部分输出端之间的旁路电路51。对于图5的体系结构,旁路电路51包括比较器C1和C2,正触发单脉冲电路S1和S2,加法块53以及由二极管D1、晶体管Q5和电流源αIW组成的电流源54,其中IW规定写电流的基底至峰值振幅。比较器C1检测输入信号中的正向跃迁,比较器C2检测负向跃迁。当检测出一次跃迁时,单脉冲电路S1或S2生成一个通过加法块53施加到电流源54的脉冲信号。施加到电流源54上的脉冲信号使电流源54在写电流输出中生成离散电流增量,该增量辅助对和写驱动电路的硅元件相关的寄生电容、写磁头阻抗以及写驱动电路和写磁头之间的互连损耗的充电和放电。电流变化特性取决于单脉冲电路S1和S2的特定输出。即,单脉冲电路S1和S2可具有简单方波电压脉冲波形或复杂的电压脉冲波形,以在BPWD电路50的输出端处生成所需的电流波形。当需要复杂的电压脉冲波形时,单脉冲电路S1和S2各输出和所需电路函数(CF)对应的波形。图6是根据本专利技术的第N次延迟连接BPWD电路本文档来自技高网...

【技术保护点】
一种磁头写驱动电路,包括:一个接收输入信号并输出和该输入信号有关的第一写信号的写驱动电路,第一写信号具有跃迁,该写驱动电路具有一条位于该磁头写驱动电路的输入端和输出端之间的信号通路;以及一个和写驱动电路的信号通路并联连接的旁路驱动电路,该旁路驱动电路输出辅助信号,辅助信号和第一写信号耦合形成输出写信号,该辅助信号和第一写信号的跃迁相关。

【技术特征摘要】
【国外来华专利技术】US 1998-6-12 0965051.一种磁头写驱动电路,包括一个接收输入信号并输出和该输入信号有关的第一写信号的写驱动电路,第一写信号具有跃迁,该写驱动电路具有一条位于该磁头写驱动电路的输入端和输出端之间的信号通路;以及一个和写驱动电路的信号通路并联连接的旁路驱动电路,该旁路驱动电路输出辅助信号,辅助信号和第一写信号耦合形成输出写信号,该辅助信号和第一写信号的跃迁相关。2.根据权利要求1的磁头写驱动电路,其中辅助信号起缩短输出写信号中电流跃迁的反转时间的作用。3.根据权利要求2的磁头写驱动电路,其中辅助信号对第一写信号增加电流以形成输出写信号。4.根据权利要求2的磁头写驱动电路,其中辅助信号对第一写信号增加电压以形成输出写信号。5.根据权利要求1的磁头写驱动电路,其中辅助信号起暂时增大输出写信号的振幅的作用。6.根据权利要求5的磁头写驱动电路,其中辅助信号对第一写信号增加电流以形成输出写信号。7.根据权利要求5的磁头写驱动电路,其中辅助信号对第一写信号增加电压以形成输出写信号。8.根据权利要求1的磁头写驱动电路,其中辅助信号对和磁头写驱动电路的输出端相关的寄生电容充电和放电。9.根据权利要求8的磁头写驱动电路,其中辅助信号对第一写信号增加电流以形成输出写信号。10.根据权利要求8的磁头写驱动电路,其中辅助信号对第一写信号增加电压以形成输出写信号。11.根据权利要求1的磁头写驱动电路,其中辅助信号对第一写信号增加电流以形成输出写信号。12.根据权利要求11的磁头写驱动电路,其中增加的电流信号对应于某选定函数f(t)。13.根据权利要求12的磁头写驱动电路,其中选定函数f(t)改变辅助信号振幅和辅助信号持续时间中的一种。14.根据权利要求11的磁头写驱动电路,其中写驱动电路包括多级,并且其中把旁路驱动电路并联地连接在写驱动电路的位于写驱动电路的某选定级的输入端和写驱动电路的至少一部分输出端之间的信号通路上。15.根据权利要求11的磁头写驱动电路,其中写驱动电路包括检测输入信号的跃迁频率的延迟电路,并且其中旁路驱动电路包括和延迟电路连接的振幅控制电路,辅助信号输出其振幅和输入信号的跃迁频率相关的电流信号。16.根据权利要求1的磁头写驱动电路,其中辅助信号对第一写信号增加电压以形成输出写信号。17.根据权利要求16的磁头写驱动电路,其中旁路驱动电路包括和写驱动电路的输出端连接的开关电路,该开关电路把基准电压耦合到第一写信号以形成输出写信号。18.一种用于生成写磁头的写信号的方法,该方法包括以下步骤接收具有跃迁的输入信号;输出和输入信号相关的第一写信号;生成并联于输入信号和第一写信号之间的信号通路的辅助信号,辅助信号和写信号的跃迁相关;以及通过把辅助信号组合到第一写信号上形成输出写信号。19.根据权利要求18的方法,其中辅助信号起缩短输出写信号中电流跃迁的反转时间的作用。20.根据权利要求19的方法,其中辅助信号是电流信号,并且其中形成输出写信号的步骤把电流信号增加到第一写信号上以形成输出写信号。21.根据权利要求18的方法,其中辅助信号起暂时增大输出写电路的振幅的作用。22.根据权利要求21的方法,其中辅助信号是电流信号,并且其中形成输出写信号的步骤把电流信号增加到第一写信号上以形成输出写信号。23.根据权利要求18的方法,其中辅助信号对和输出写信号相关的寄生电容充电和放电。24.根据权利要求18的方法,其中辅助信号是电流...

【专利技术属性】
技术研发人员:约翰T康特利罗斯克拉斯B克拉森亚可波斯V皮朋
申请(专利权)人:国际商业机器公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利