包括输入/输出焊盘的半导体装置制造方法及图纸

技术编号:30425252 阅读:13 留言:0更新日期:2021-10-24 16:57
本文描述了包括输入/输出焊盘的半导体装置。存储器装置包括:数据焊盘,被设置在第一焊盘区域中并且被配置为接收数据;数据选通焊盘,被设置在第一焊盘区域中并且被配置为接收数据选通信号;时钟焊盘,被设置在与第一焊盘区域相邻的第二焊盘区域中并且被配置为接收时钟信号;数据转换电路,被设置在第一焊盘区域中,并且被配置为基于数据选通信号将通过数据焊盘输入的数据转换为并行数据;以及数据驱动电路,被设置在第一焊盘区域中,并且被配置为基于时钟信号通过全局输入和输出线来传输并行数据。并行数据。并行数据。

【技术实现步骤摘要】
包括输入/输出焊盘的半导体装置
[0001]相关申请的交叉引用
[0002]本申请要求于2020年4月17日提交的韩国专利申请号10-2020-046510的优先权,其全部内容通过引用并入本文。


[0003]各种实施例涉及半导体装置,并且更具体地涉及对通过输入和输出焊盘而顺序地输入或输出的数据进行对齐和处理的存储器装置。

技术介绍

[0004]随着诸如存储器系统的半导体系统的操作速度增加,要求存储器系统中包括的存储器装置具有高数据传输速率。特别地,随着用户对性能的期望越来越高,应用于移动环境的存储器装置需要以更高的带宽传输数据。
[0005]存储器装置可以以多位预取方法对输入/输出数据进行对齐,以便以高传输速率和高带宽来处理数据。即,在写入操作中,存储器装置可以将顺序输入的数据对齐,然后将经对齐的数据并行存储在存储器单元阵列中。在读取操作中,存储器装置可以从存储器单元阵列并行地读取数据,然后顺序地输出数据。
[0006]在与数据选通信号同步地将数据输入到存储器装置时,可以与时钟信号同步地处理所输入的数据。因此,存储器装置需要执行跨域操作,以允许与数据选通信号同步的数据与时钟信号同步。

技术实现思路

[0007]各种实施例针对半导体装置,半导体装置在有限面积内具有多个输入/输出焊盘和用于将输入/输出数据对齐的电路的优化布置。
[0008]根据一个实施例,一种存储器装置可以包括:数据焊盘,被设置在第一焊盘区域中并且被配置为接收数据;数据选通焊盘,被设置在第一焊盘区域中并且被配置为接收数据选通信号;时钟焊盘,被设置在与第一焊盘区域相邻的第二焊盘区域中并且被配置为接收时钟信号;数据转换电路,被设置在第一焊盘区域中,并且被配置为基于数据选通信号将通过数据焊盘输入的数据转换为并行数据的;以及数据驱动电路,被设置在第一焊盘区域中,并且被配置为基于时钟信号通过全局输入和输出线来传输并行数据。
[0009]根据一个实施例,一种存储器装置可以包括:多个数据焊盘,被设置在第一焊盘区域中并且被配置为输入和输出数据;多个电压焊盘,被设置在第一焊盘区域中并且被配置为接收电源电压和接地电压;多个时钟焊盘,被设置在与第一焊盘区域相邻的第二焊盘区域中并且被配置为接收时钟信号;以及数据对齐电路,被设置在第一焊盘区域中并且被配置为响应于时钟信号而将输入和输出的数据对齐,其中多个数据焊盘中的两个数据焊盘对应于多个电压焊盘中的一个电压焊盘,一个电压焊盘被设置在两个数据焊盘之间。
[0010]根据一个实施例,一种半导体装置可以包括:核心区域;焊盘区域,其包括第一焊
盘区域以及与第一焊盘区域相邻设置的第二焊盘区域,其中被配置为输入和输出数据的多个数据焊盘、被配置为接收数据选通信号的数据选通焊盘以及被配置为接收电源电压和接地电压的多个电压焊盘被设置在第一焊盘区域中,其中被配置为接收时钟信号的时钟焊盘被设置在第二焊盘区域中,并且其中被配置为响应于时钟信号而将所输入和输出的数据对齐的数据对齐电路被设置在第一焊盘区域中,以与多个数据焊盘和多个电压焊盘重叠。
附图说明
[0011]图1是图示执行多位预取操作的存储器装置的图。
[0012]图2是图示根据本公开的一个实施例的存储器装置的图。
[0013]图3是图示图2所示的数据对齐电路的图。
具体实施方式
[0014]下面将参考附图来更详细地描述本专利技术的各种实施例。然而,本专利技术可以以不同的形式实施,并且不应被解释为限于本文中阐述的实施例。而是,提供这些实施例以使得本公开将是透彻和完整的,并且将向本领域技术人员充分传达本专利技术的范围。贯穿本公开,在本专利技术的各个附图和实施例中,相同的附图标记指代相同的部分。
[0015]注意,对“一个实施例”、“另一实施例”等的引用不一定意味着仅一个实施例,并且对任何这样的短语的不同引用不一定针对相同的(多个)实施例。
[0016]将理解,尽管术语“第一”、“第二”、“第三”等在本文中可用于描述各种元件,但是这些元件不受这些术语的限制。这些术语用于将一个元件与另一个元件区分开。因此,在不脱离本专利技术的精神和范围的情况下,以下描述的第一元件也可以被称为第二元件或第三元件。
[0017]将进一步理解,当在本说明书中使用时,术语“包括”、“包括
……
的”、“包含”和“包含
……
的”指定存在所述元件,并且不排除存在或添加一个或多个其他元件。如本文所使用的,术语“和/或”包括一个或多个相关联的所列项的任何和所有组合。
[0018]如本文中所使用的,除非上下文另外明确指出,否则单数形式也可以包括复数形式,反之亦然。除非另有说明或从上下文清楚地指向单数形式,否则在本申请和所附权利要求书中使用的冠词“一”和“一个”通常应解释为“一个或多个”。
[0019]图1是图示执行多位预取操作的存储器装置100的图。存储器装置100可以包括核心区域(CORE AREA)110、外围区域(PERI AREA)120和焊盘区域(PAD AREA)130。
[0020]存储器装置100可以在核心区域110中包括多个存储器单元(未示出)。在写入操作中,存储器装置100可以将顺序输入的数据对齐,然后将经对齐的数据并行存储在多个存储器单元中。在读取操作中,存储器装置100可以从多个存储器单元并行地读取数据,然后顺序地输出所读取的数据。
[0021]对于这样的操作,存储器装置100可以与数据选通信号同步地顺序地输入和输出数据,并且与时钟信号同步地处理内部传输的数据。参考图1,存储器装置100可以在外围区域120中包括数据选通域电路122和时钟域电路124。数据选通域电路122可以响应于数据选通信号而将数据对齐,并且时钟域电路124可以响应于时钟信号而处理经对齐的数据。
[0022]此外,存储器装置100可以在焊盘区域130中包括多个输入/输出焊盘。多个输入/
输出焊盘可以被划分为用于输入/输出数据和数据选通信号的数据焊盘DQ和数据选通焊盘DQS、以及用于接收命令/地址和时钟信号的命令/地址焊盘C/A和时钟焊盘CLK。
[0023]存储器装置100可以执行跨域操作,以允许与数据选通信号同步的数据与时钟信号同步。即,存储器装置100可以通过反映数据选通信号和时钟信号之间的定时差来调整数据的延迟。
[0024]参考图1,当数据选通域电路122和时钟域电路124被设置在外围区域120中时,从数据选通焊盘DQS到数据选通域电路122的信号路径与从时钟焊盘CLK到时钟域电路124的信号路径之间的长度差可以增加。为了使得时序与通过相对长的路径传输的时钟信号相匹配,存储器装置100可以在外围区域中包括用于延迟从数据选通域电路122输出的数据的延迟线。延迟线可以具有相对较大的延迟量,并且因此增加了存储器装置100的面积。
[0025]图2是图示根据本公开的一个实施例的存储器装置200的图。存储器装置200可以包括核心区域210和焊盘区本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种存储器装置,包括:数据焊盘,被设置在第一焊盘区域中并且被配置为接收数据;数据选通焊盘,被设置在所述第一焊盘区域中并且被配置为接收数据选通信号;时钟焊盘,被设置在与所述第一焊盘区域相邻的第二焊盘区域中并且被配置为接收时钟信号;数据转换电路,被设置在所述第一焊盘区域中,并且被配置为基于所述数据选通信号将通过所述数据焊盘输入的所述数据转换为并行数据;以及数据驱动电路,被设置在所述第一焊盘区域中,并且被配置为基于所述时钟信号通过全局输入和输出线来传输所述并行数据。2.根据权利要求1所述的存储器装置,还包括:核心区域;以及数据接收电路,被设置在所述第一焊盘区域中,并且被配置为通过所述全局输入和输出线接收从所述核心区域传输的数据。3.根据权利要求2所述的存储器装置,其中所述数据驱动电路和所述数据接收电路共享连接在所述核心区域和所述第一焊盘区域之间的所述全局输入和输出线。4.根据权利要求2所述的存储器装置,还包括:管道锁存电路,被配置为存储从所述数据接收电路接收的所述数据,并且将所存储的数据转换为串行数据以输出所述串行数据;以及输出驱动电路,被配置为与所述时钟信号同步地通过所述数据焊盘输出所述串行数据。5.根据权利要求1所述的存储器装置,还包括:电压焊盘,被设置在所述第一焊盘区域中并且被配置为接收电源电压和接地电压。6.根据权利要求5所述的存储器装置,其中所述数据焊盘与另一数据焊盘关于所述电压焊盘对称地被设置。7.根据权利要求6所述的存储器装置,其中所述数据转换电路和所述数据驱动电路被设置在所述数据焊盘和多个电压焊盘之中与所述数据焊盘相邻的所述电压焊盘的上部中。8.一种存储器装置,包括:多个数据焊盘,被设置在第一焊盘区域中并且被配置为输入和输出数据;多个电压焊盘,被设置在所述第一焊盘区域中并且被配置为接收电源电压和接地电压;多个时钟焊盘,被设置在与所述第一焊盘区域相邻的第二焊盘区域中并且被配置为接收时钟信号;以及数据对齐电路,被设置在所述第一焊盘区域中,并且被配置为响应于所述时钟信号而将所输入和输出的数据对齐,其中所述多个数据焊盘中的两个数据焊盘对应于所述多个电压焊盘中的一个电压焊盘,所述一个电压焊盘被设置在所述两个数据焊盘之间。9.根据权利要求8所述的存储器装置,其中所述数据对齐电路被设置在所述多个数据焊盘之中的对应数据焊盘和所述多个电压焊盘之中与所述对应数据焊盘相邻的电压焊盘的上部。...

【专利技术属性】
技术研发人员:李性柱金柱赫
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1