图象显示设备及其操作方法技术

技术编号:3031952 阅读:150 留言:0更新日期:2012-04-11 18:40
图象显示设备配备有一个点矩阵发光设备,驱动电路和切换电路。点矩阵是多个排列在m行n列的矩阵中的发光设备及每一行内每个发光设备的一端则连至一条公共电源线。驱动电路根据输入的照亮信号控制发光设备为接通或不接通。在接通状态中,切换电路使公共电源线浮空,而在不接通状态中,将所有公共电源线接地放电。(*该技术在2020年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及一种显示设备及其操作方法,该显示设备具有多个发光设备,例如在矩阵显示屏上排成阵列的发光二极管。
技术介绍
在今日,已经开发了1000mcd或以上的鲜红、绿和蓝色(RGB)发光二极管(LED),而已经可能制造大规模LED显示屏。这些LED显示屏具有例如功耗低、重量轻和可能制成薄显示屏的特征。此外,对于能够用于户外的大规模显示屏的需要急剧地增加。实际的大规模LED显示屏配置为由多个LED单元组装而成,以便适合安装空间。一个LED单元由在一块基板上排列的RGB的LED点矩阵阵列形成。此外,一个LED显示器具有一个能够驱动每个单独的发光二极管的驱动电路。具体地,每个用于传输显示数据至每个LED单元的LED控制设备连至LED显示屏,以及多个LED单元连接起来以形成一个大规模LED显示屏。当一个LED显示屏在规模上增加时,所用LED单元的数量也增加。例如,一个大规模显示屏可能使用300个垂直的乘上400个水平的即120,000个LED单元。LED显示屏使用一个动态驱动系统作为其驱动方法,具体地,显示屏如下所述地连接以供驱动。例如,在一个m×n点矩阵LED单元中,每一行中的每个LED阳极连至一条公共电源线,及每一列中的每个LED阴极连至一条公共电流线。m行公共电源线在预定周期内顺序地接通以供显示用。例如,根据地址信号通过译码电路完成m行公共电源线切换。然而,当连至一条所选公共电源线的LED在相关技术设备中接通后,电荷积累在连至未选公共电源线的未接通LED中。当这些公共电源线以后被选时,作为它们未接通期间所积累电荷的结果,会产生过度电流。这个问题的结果是,被控制为不接通的LED会低度发光,从而不能获得足够的图象反差。这种类型的效果将使显示质量变坏。因此,本专利技术的第一个目的是减少积累电荷的影响并提供一种高质量。此外,在LED显示屏中,通常为每个LED设备使用校正的图象数据以便显示一个高质量图象。这是因为LED设备与LED设备之间存在着相对大的亮度差别。更具体地,控制电路具有一个用于存储对应于每个LED设备的校正数据的只读存储器(ROM)校正数据存储部件。根据存储于ROM中的校正数据的校正图象数据已用于显示。然而,由于校正数据存储于相关技术设备的ROM中,校正数据无法重写。因此,相关技术设备具有以下问题当需要不同校正数据时,必须提供一个ROM以外的可重写存储设备。因此,本专利技术的第二个目的是提供一种图象显示设备,用于在一个校正数据存储部件中存储多个校正数据。此外,为在LED显示屏上正确地表示图象数据,图象显示设备中每个LED设备的发光特性(驱动电流与亮度特性的关系)必须一致。然而,由于LED是用半导体技术在晶片上制造的,制造的不同批号,不同晶片和不同芯片之间的发光特性也就不同。因此,必须校正图象数据幅值以便补偿每个象素的LED之间的发光特性差别。相关技术图象数据校正的例子如下描述。转至图12,其中显示相关技术LED显示屏的实施例框图。在图12中,101是一个m行n列LED矩阵,107是一个控制电路,105是一个微处理器单元(MPU),106是一个用于存储校正数据的ROM,102是一个公共驱动电路,103是水平驱动电路,109是用于校正图象数据的校正电路,及110是用于临时存储校正数据的随机存取存储器(RAM)。水平驱动电路103,校正电路109和RAM 110集成于为LED矩阵(k=1至n)的每列所提供的LED驱动器集成电路(IC)104(k)中。首先,在显示照亮之前,存于ROM中的m×n象素的校正数据传输至高速缓存。RAM 110用作高速缓存。校正数据如下传输。首先,MPU105将存于ROM 106中的校正数据读出。MPU 105通过地址总线111顺序地选择LED驱动器IC 104(k)并顺序地输出一列或m个象素的对应于每个所选列的校正数据。输出的校正数据然后通过校正数据总线112输入至每个LED驱动器IC 104(k)并存储于LED驱动器IC 104(k)内部的RAM 110中。当LED照亮时,校正电路109顺序地读出存于RAM 110中的校正数据。每个象素的输入的图象数据(IMDATA)的值根据校正数据增加或减少,从而完成图象数据校正。校正的图象数据输出至驱动电路103,及驱动电路103为每个LED根据校正的图象数据产生驱动电流。然而,在以上描述的相关技术LED显示屏中,必须将全部m×n个象素的校正数据存储于缓存中或RAM 110中,以及当显示象素数量增加时,就必须有非常大的RAM容量。此外,当RAM的数量增加时,自RAM 110读出校正数据至校正电路109中的操作变得复杂。除这些问题之外,地址总线111和数据总线112两者必须分支而连至n个驱动器IC 104(1至n)中的每一个,从而使接线复杂和外围电路面积增大。因此,本专利技术的第三个目的是反映对这些问题的考虑,并且提供一种图象显示设备,该图象显示设备能够减少存于缓存中的数据量,并能依靠简单电路结构完成图象数据校正。以下结合附图的详细说明将使本专利技术的以上和其他目的和特征更为明显。
技术实现思路
本专利技术的图象显示设备配备有一个点矩阵发光设备,驱动电路和一个切换电路部件。点矩阵是多个排列在m行n列的矩阵中的发光设备。每一列内每个发光设备的一端连至一条电流线,而每一行内每个发光设备的另一端则连至一条公共电源线。驱动电路根据输入的照亮信号控制显示驱动器为接通或不接通。在显示驱动器接通状态中,驱动电路根据输入的显示数据控制每条公共电源线的一端与每条电流线的连接。切换电路部件使接通状态中的每条公共电源线的另一端浮空,并且使不接通状态中的所有公共电源线的另一端接地。在此图象显示设备中,接通状态中积累在发光设备和它们的外围中的电荷在不接通状态中通过切换电路部件放电。因此,基本上消除了指定的发光设备的接通照亮期间电荷积累的影响,从而实现高质量图象显示设备。在本专利技术的图象显示设备中,驱动电路可以配置为m个连至相应的公共电源线的电流源切换电路的单元及一个恒定电流控制电路部件。在接通状态中,电流源切换电路将一个电流源连至一个由输入地址信号选择的公共电源线。恒定电流控制电路部件配备有存储电路,用于存储顺序地输入的显示数据的n个象素的象素级数据。在接通状态中,该恒定电流控制电路部件按照对应于存于存储电路中的象素级数据的象素级宽度而驱动一条电流线。还有,本专利技术是一种图象显示设备的操作方法,该图象显示设备配备有多个排列在m行n列的点矩阵内的多个发光设备,其中每一列中的每个发光设备的一端连至一条电流线,及每一行中的每个发光设备的另一端连至一条公共电源线。此操作方法的特征在于包括以下步骤根据用于控制照亮状态的照亮控制信号而控制接通和不接通状态,根据输入的显示数据控制每条公共电源线的一端与接通状态中的每条电流线的一端的连接,以及将接通状态中的每条公共电源线的另一端浮空及将不接通状态中的每条公共电源线的另一端接地。在本专利技术的图象显示设备操作方法中,在接通状态中积累在发光设备和它们的外围中的电荷可以在不接通状态中通过切换电路部件放电。因此,可以基本上消除指定的发光设备在接通照亮期间积累的电荷的影响,从而可以得到高质量图象显示设备操作方法。此外,本专利技术的图象显示设备配备有一个排列在m行n列本文档来自技高网
...

【技术保护点】
一种图象显示设备,包括:(a)一个由按照m行n列矩阵排列的多个LED发光设备组成的显示部件;(b)一个用于选择所述显示部件的每一连续行和连至每条线的电源电流的垂直驱动部件;(c)一个向显示部件的每一列提供对应于所选线 的图象数据的驱动电流的水平驱动部件;(d)一个图象数据校正部件,用于根据存于校正数据存储部件中的校正数据来校正外部输入的图象数据,输出校正的数据至水平驱动部件,及每当输出一行校正段图象数据至水平驱动部件时,即自校正数据存储部件中读出 一行校正数据;及(e)一个用于存储校正数据的校正数据存储部件,所述校正数据用于针对每个象素的LED特性差别而校正外部输入的图象数据。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:辻隆平
申请(专利权)人:日亚化学工业株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1