图像数据处理设备和图像数据处理方法技术

技术编号:3026560 阅读:111 留言:0更新日期:2012-04-11 18:40
一种图像数据处理设备,包括:将算术图像数据划分为对应于显示设备的信号线的算术像素数据的数据划分单元;将第一数据和第二数据相加的加法器;以及延迟相加的数据的数据延迟单元,其中,第一数据是来自数据划分单元的已划分的算术像素数据,第二数据是来自数据延迟单元的延迟的相加的算术像素数据。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及。
技术介绍
随着显示设备的屏幕的尺寸变得更大,并且其清晰度变得更高,驱动显示设备所需要的信息量变得更多,结果,用于驱动显示设备所传输的信号的频率变得更高。传输信号的数据量的这样的增大(频率增大)将是对显示设备的附近的EMI(电磁干扰)的原因。因此,降低由于具有显示设备的电子设备所产生的EMI的必要性增强。作为降低从具有显示设备的电子设备产生的EMI的方法”已经提出了“LVDS”、“面板链接”、“SSCG”等等(Nikkei Electronics,1997.11.3(no.702),P123-P148)。
技术实现思路
“LVDS”等等方法能够降低EMI,但涉及需要相对地较大规模的附加电路或增大驱动频率的可能性。例如,“LVDS”和“面板链接”降低图像数据等等的电压,但使驱动频率更高。同时,主要在诸如笔记本个人电脑和移动电话之类的移动设备中,对于较低的功率消耗的需求增大。在移动设备中,大约一半的其功率消耗归因于其显示设备,因此,对于降低显示设备的功率消耗的需求很强。鉴于上述情况,本专利技术的目标是提供能够有效地降低电磁波的发生的。根据本专利技术的一个实施例的图像数据处理设备包括数据划分单元,该单元被配置为将包括算术像素数据的算术图像数据划分为对应于显示设备的信号线的算术像素数据;具有向其施加第一数据的第一端子和向其施加第二数据的第二端子的加法器,并被配置为将第一数据和第二数据相加;以及数据延迟单元,该单元被配置为延迟相加的数据,其中,第一数据是来自数据划分单元的已划分的算术像素数据,第二数据是来自数据延迟单元的延迟的相加的算术像素数据,并且所述相加的数据是对应于信号线的像素数据。附图说明图1是显示了根据本专利技术的第一个实施例的显示系统的方框图。图2是显示了作为显示面板的示例的主动式矩阵液晶显示器的配置示例的简要视图。图3是显示从信号生成电路输出的图像数据的简要视图。图4是显示从差数据传输电路输出的差数据的视图。图5是显示了在差数据接收电路中再现的图像数据的视图。图6是显示了从差数据传输电路输出的差数据的示例的视图。图7是显示了从差数据接收电路输出的图像数据的示例的视图。图8是显示了从差数据传输电路输出的差数据的另一个示例的视图。图9是显示了差数据传输电路的电路配置的示例的视图。图10是显示了从图9中的电路输出的信号的简要视图。图11是显示了差数据接收电路的电路配置的示例的视图。图12是显示了图9所示的电路中的信号的时间的时间图。图13是显示了图11所示的电路中的信号的时间的时间图。图14是显示了图9所示的电路中的信号的具体示例的图表。图15是显示了图11所示的电路中的信号的具体示例的图表。图16是显示了从附近的驱动器/向附近的驱动器传输数据的电路配置示例的视图。图17是显示了接收端的电路配置的另一个示例的视图。图18是显示了图17所示的电路中的信号的时间的时间图。图19是显示了接收端的电路配置的另一个示例的视图。图20是显示了根据第二个实施例的差数据传输电路的电路配置的视图。图21是显示了根据第二个实施例的差数据接收电路的电路配置的视图。图22是显示了传输端中的信号的示例的时间图。图23是显示了接收端中的信号的示例的时间图。图24是显示了根据本专利技术的第三个实施例的显示系统的方框图。图25是显示了垂直差像素数据的值和其发生概率之间的关系的图形。图26是显示了转换之前和之后的差数据的关系的图形。图27是显示了传输端的电路配置示例的电路图。图28是显示了从图27中的电路传输的信号的简要视图。图29是显示了接收端的电路配置示例的电路图。图30是显示了非线性转换表的具体示例的简要视图。图31是显示了接收端的另一个电路配置示例的电路图。图32A和图32B是分别显示了根据本专利技术的第四个实施例的加法器和典型的加法器的视图。图33是显示了根据本专利技术的第五个实施例的传输端的电路配置的方框图。图34是显示了从图33中的电路输出的信号的简要视图。图35是显示了图33所示的频率降低电路的内部配置的电路图。图36是显示了从频率降低电路输出的信号的简要视图。图37是显示了根据本专利技术的第六个实施例的接收端的电路配置的电路图。具体实施例方式下面将参考附图详细描述本专利技术的实施例。(第一个实施例)图1是显示了根据本专利技术的第一个实施例的显示系统100的方框图。显示系统100包括显示控制设备110、显示设备120,以及信号线130。可以是计算机的显示控制设备110生成用于驱动显示设备120的信号,并包括信号生成电路111和差数据传输电路112。可以是液晶显示器的显示设备120基于从显示控制设备110发送的驱动信号来显示图像,并包括差数据接收电路121和显示面板122。信号线130传输用于驱动显示设备120的信号(时钟信号、控制信号和图像数据)。信号生成电路111生成各种信号(时钟信号、控制信号和图像数据),显示面板122基于这些信号进行显示,并可以由TFT模块中的图形控制器LSI(WD90C24A等等)构成。时钟信号、控制信号、图像数据等等的格式在″Toshiba General Catalog of Liquid CrystalDisplay Module′94 version pl3,15,17,19″中的时间图中进行了描述(NCLK对应于时钟信号,ENAB对应于控制信号,R7-R0/G7-G0/B7-B0对应于图像数据)或在″Data Book LCDTFTDriver 1997(TEXAS INSTRUMENTS)″(CLK对应于时钟信号,1/EI02/REV等等对应于控制信号,D00-D07/D10-D17/D20-D27对应于图像数据)。差数据传输电路112将图像数据转换为差数据。此外,差数据传输电路112调整时钟信号、控制信号和差数据的相位,以便显示面板122执行正常的显示。差数据传输电路112包括相位调整电路113、线路存储器114,以及差分电路115。相位调整电路113调整时钟信号、控制信号和图像数据的相位,以便显示面板122执行正常的显示。线路存储器114临时保留从信号生成电路111发送的图像数据,以输出保留的图像数据(下面简称为“前面的图像数据”)。具体来说,线路存储器114输出前面的图像数据,比从信号生成电路111发送的图像数据的输入时间延迟预先确定的时间段(延迟相位)。预先确定的时间段(延迟时间)可以是一个扫描行周期(也叫做“扫瞄时间”、“水平显示周期”或“水平扫描周期”)。一个扫描行周期被作为延迟时间,因为在典型的显示图像(因特网、游戏、邮件、文本等等)中,图像数据在垂直方向的变化比较小。顺便说一句,此传输技术可以叫做垂直差传输方法。差分电路115从图像数据和前面的图像数据生成差数据(一种算术像素数据)。差数据接收电路121将差数据逆转换回原始图像数据。此外,差数据接收电路112调整时钟信号、控制信号和差数据的相位,以便显示面板122执行正常的显示。差数据接收电路121包括相位调整电路123、线路存储器124,以及加法电路125。相位调整电路123调整时钟信号、控制信号和图像数据的相位,以便显示面板122执行正常的显示。线路存储器124临时保留从加法电路125发送的图像数据以输出保留的图像数据(前面的本文档来自技高网...

【技术保护点】
一种图像数据处理设备,包括:数据划分单元,该单元被配置为将包括算术像素数据的算术图像数据划分为对应于显示设备的信号线的算术像素数据;具有向其施加第一数据的第一端子和向其施加第二数据的第二端子的加法器,并被配置为将第一数据和第 二数据相加;以及数据延迟单元,该单元被配置为延迟相加的数据,其中,第一数据是来自数据划分单元的已划分的算术像素数据,第二数据是来自数据延迟单元的延迟的相加的算术像素数据,并且所述相加的数据是对应于信号线的像素数据。

【技术特征摘要】
【国外来华专利技术】...

【专利技术属性】
技术研发人员:奥村治彦板仓哲朗南崎浩德
申请(专利权)人:株式会社东芝
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利