像素电路、驱动方法和显示装置制造方法及图纸

技术编号:29979708 阅读:16 留言:0更新日期:2021-09-08 10:10
本发明专利技术提供一种像素电路、驱动方法和显示装置。像素电路包括发光元件、第一重置电路、驱动电路和发光控制电路;所述第一重置电路分别与重置控制线、第一重置电压线和发光元件的第一极电连接,用于在一帧时间中的多个停止发光阶段包括的重置时间段,在所述重置控制线提供的重置控制信号的控制下,将所述第一重置电压线提供的第一重置电压信号多次写入所述发光元件的第一极,以控制所述发光元件不发光。本发明专利技术能够在停止发光阶段,及时控制发光元件不发光,避免出现显示面板(所述显示面板包括所述像素电路)背部漏光的现象。述像素电路)背部漏光的现象。述像素电路)背部漏光的现象。

【技术实现步骤摘要】
像素电路、驱动方法和显示装置


[0001]本专利技术涉及显示
,尤其涉及一种像素电路、驱动方法和显示装置。

技术介绍

[0002]在相关技术中,OLED(有机发光二极管)显示屏在较低环境光下使用时,通常采用PWM(脉冲宽度调制)技术控制OLED显示屏的亮度,即调整发光控制信号的占空比来调节一个周期内OLED点亮持续的时间,发光控制信号的占空比越大,一个周期内OLED点亮持续的时间越长,OLED显示屏的亮度越大。在一般情况下,在一个周期内,可以通过发光控制信号控制OLED显示屏中的OLED多次被熄灭和点亮。在具体实施时,所述OLED显示屏背面会放置环境光传感器,如果OLED显示屏背部发出亮光,则会影响环境光传感器的感应准确性。在OLED显示屏工作时,由于器件本身的原因,载流子在发光控制信号的电位切换为无效电压的瞬间不能立刻停止迁移,OLED显示屏不能立刻熄灭,从OLED由亮到灭有一个过程,OLED产生的亮光透过面板走线的间隙直接照向OLED显示屏的背面,影响环境光传感器工作。

技术实现思路

[0003]本专利技术的主要目的在于提供一种像素电路、驱动方法和显示装置,解决现有的显示装置在工作时,在停止发光阶段,发光元件不能及时停止发光,而导致的显示面板背部漏光的问题。
[0004]本专利技术实施例提供了一种像素电路,包括发光元件、第一重置电路、驱动电路和发光控制电路;
[0005]所述第一重置电路分别与重置控制线、第一重置电压线和发光元件的第一极电连接,用于在一帧时间中的多个停止发光阶段包括的重置时间段,在所述重置控制线提供的重置控制信号的控制下,将所述第一重置电压线提供的第一重置电压信号多次写入所述发光元件的第一极,以控制所述发光元件不发光;
[0006]所述发光元件的第二极与第一电压线电连接;
[0007]所述驱动电路用于在其控制端的电位的控制下,产生驱动电流;
[0008]所述发光控制电路分别与发光控制线、第二电压线、所述驱动电路的第一端、所述驱动电路的第二端和所述发光元件的第一极电连接,用于在停止发光阶段,在所述发光控制线提供的发光控制信号的控制下,控制所述第二电压线与所述驱动电路的第一端之间断开,并控制所述驱动电路的第二端与所述发光元件的第一极之间断开。
[0009]可选的,所述重置时间段包括所述停止发光阶段的开始时间。
[0010]可选的,所述第一重置电路包括第一晶体管;
[0011]所述第一晶体管的栅极与所述重置控制线电连接,所述第一晶体管的第一电极与所述第一重置电压线电连接,所述第一晶体管的第二电极与所述发光元件的第一极电连接。
[0012]可选的,本专利技术实施例所述的像素电路还包括数据写入电路、补偿控制电路、第二
重置电路和储能电路;
[0013]所述数据写入电路分别与栅线、数据线和所述驱动电路的第一端电连接,用于在所述栅线提供的栅极驱动信号的控制下,将所述数据线上的数据电压写入所述驱动电路的第一端;
[0014]所述补偿控制电路分别与所述栅线、所述驱动电路的控制端和所述驱动电路的第二端电连接,用于在所述栅极驱动信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通或断开;
[0015]所述第二重置电路与复位控制线、第二重置电压线和所述驱动电路的控制端电连接,用于在所述复位控制线提供的复位控制信号的控制下,将第二重置电压线提供的第二重置电压写入所述驱动电路的控制端;
[0016]所述储能电路与所述驱动电路的控制端电连接,用于维持所述驱动电路的控制端的电位。
[0017]可选的,所述驱动电路包括驱动晶体管;所述发光控制电路包括第二晶体管和第三晶体管;
[0018]所述第二晶体管的栅极与所述发光控制线电连接,所述第二晶体管的第一电极与所述第二电压线电连接,所述第二晶体管的第二电极与所述驱动晶体管的第一电极电连接;
[0019]所述第三晶体管的栅极与所述发光控制线电连接,所述第三晶体管的第一电极与所述驱动晶体管的第二电极电连接,所述第三晶体管的第二电极与所述发光元件的第一极电连接;
[0020]所述驱动晶体管的栅极与所述驱动电路的控制端电连接;
[0021]所述数据写入电路包括第四晶体管,所述补偿控制电路包括第五晶体管,所述第二重置电路包括第六晶体管,所述储能电路包括存储电容;
[0022]所述第四晶体管的栅极与所述栅线电连接,所述第四晶体管的第一电极与所述数据线电连接,所述第四晶体管的第二电极与所述驱动晶体管的第一电极电连接;
[0023]所述第五晶体管的栅极与所述栅线电连接,所述第五晶体管的第一电极与所述驱动晶体管的栅极电连接,所述第五晶体管的第二电极与所述驱动晶体管的第二电极电连接;
[0024]所述第六晶体管的栅极与所述复位控制线电连接,所述第六晶体管的第一电极与所述第二重置电压线电连接,所述第六晶体管的第二电极与所述驱动晶体管的栅极电连接;
[0025]所述存储电容的第一极板与所述驱动晶体管的栅极电连接,所述存储电容的第二极板与所述第二电压线电连接。
[0026]本专利技术实施例还提供一种驱动方法,应用于上述的像素电路,一帧时间包括多个停止发光阶段,所述多个停止发光阶段分别包括重置时间段;所述驱动方法包括:
[0027]在所述停止发光阶段,发光控制电路在发光控制信号的控制下,控制第二电压线与驱动电路的第一端之间断开,控制驱动电路的第二端与发光元件的第一极之间断开;
[0028]在所述重置时间段,所述第一重置电路在所述重置控制信号的控制下,将第一重置电压信号写入发光元件的第一极,以使得所述发光元件不发光。
[0029]可选的,所述重置时间段包括所述停止发光阶段的开始时间。
[0030]本专利技术实施例还提供一种显示装置,包括显示基板,所述显示基板包括基底,以及设置于所述基底的显示区域的多行多列上述的像素电路,以及,设置于所述基底的周边区域的重置控制信号生成模组;
[0031]所述重置控制信号生成模组包括多级重置控制信号生成电路,所述重置控制信号生成电路用于生成重置控制信号。
[0032]可选的,所述重置控制信号生成电路与相邻两行所述像素电路电连接,用于为所述相邻两行像素电路提供相应的重置控制信号。
[0033]可选的,所述重置控制信号生成电路包括第一节点控制电路、第二节点控制电路和输出电路;
[0034]所述第一节点控制电路分别与第一时钟信号线、第三电压线、第一节点和第二节点电连接,用于在第一时钟信号线提供的第一时钟信号的控制下,控制所述第一节点与所述第三电压线之间连通或断开,在所述第二节点的电位的控制下,控制所述第一节点与所述第一时钟信号线之间连通或断开;
[0035]所述第二节点控制电路分别与所述第一时钟信号线、输入端、所述第二节点、所述第一节点、第四电压线和第二时钟信号线电连接,用于在所述第一时钟信号的控制下,控制所述第二节点与所述输入端之间连通或断开,在本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括发光元件、第一重置电路、驱动电路和发光控制电路;所述第一重置电路分别与重置控制线、第一重置电压线和发光元件的第一极电连接,用于在一帧时间中的多个停止发光阶段包括的重置时间段,在所述重置控制线提供的重置控制信号的控制下,将所述第一重置电压线提供的第一重置电压信号多次写入所述发光元件的第一极,以控制所述发光元件不发光;所述发光元件的第二极与第一电压线电连接;所述驱动电路用于在其控制端的电位的控制下,产生驱动电流;所述发光控制电路分别与发光控制线、第二电压线、所述驱动电路的第一端、所述驱动电路的第二端和所述发光元件的第一极电连接,用于在停止发光阶段,在所述发光控制线提供的发光控制信号的控制下,控制所述第二电压线与所述驱动电路的第一端之间断开,并控制所述驱动电路的第二端与所述发光元件的第一极之间断开。2.如权利要求1所述的像素电路,其特征在于,所述重置时间段包括所述停止发光阶段的开始时间。3.如权利要求1所述的像素电路,其特征在于,所述第一重置电路包括第一晶体管;所述第一晶体管的栅极与所述重置控制线电连接,所述第一晶体管的第一电极与所述第一重置电压线电连接,所述第一晶体管的第二电极与所述发光元件的第一极电连接。4.如权利要求1所述的像素电路,其特征在于,还包括数据写入电路、补偿控制电路、第二重置电路和储能电路;所述数据写入电路分别与栅线、数据线和所述驱动电路的第一端电连接,用于在所述栅线提供的栅极驱动信号的控制下,将所述数据线上的数据电压写入所述驱动电路的第一端;所述补偿控制电路分别与所述栅线、所述驱动电路的控制端和所述驱动电路的第二端电连接,用于在所述栅极驱动信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第二端之间连通或断开;所述第二重置电路与复位控制线、第二重置电压线和所述驱动电路的控制端电连接,用于在所述复位控制线提供的复位控制信号的控制下,将第二重置电压线提供的第二重置电压写入所述驱动电路的控制端;所述储能电路与所述驱动电路的控制端电连接,用于维持所述驱动电路的控制端的电位。5.如权利要求4所述的像素电路,其特征在于,所述驱动电路包括驱动晶体管;所述发光控制电路包括第二晶体管和第三晶体管;所述第二晶体管的栅极与所述发光控制线电连接,所述第二晶体管的第一电极与所述第二电压线电连接,所述第二晶体管的第二电极与所述驱动晶体管的第一电极电连接;所述第三晶体管的栅极与所述发光控制线电连接,所述第三晶体管的第一电极与所述驱动晶体管的第二电极电连接,所述第三晶体管的第二电极与所述发光元件的第一极电连接;所述驱动晶体管的栅极与所述驱动电路的控制端电连接;所述数据写入电路包括第四晶体管,所述补偿控制电路包括第五晶体管,所述第二重
置电路包括第六晶体管,所述储能电路包括存储电容;所述第四晶体管的栅极与所述栅线电连接,所述第四晶体管的第一电极与所述数据线电连接,所述第四晶体管的第二电极与所述驱动晶体管的第一电极电连接;所述第五晶体管的栅极与所述栅线电连接,所述第五晶体管的第一电极与所述驱动晶体管的栅极电连接,所述第五晶体管的第二电极与所述驱动晶体管的第二电极电连接;所述第六晶体管的栅极与所述复位控制线电连接,所述第六晶体管的第一电极与所述第二重置电压线电连接,所述第六晶体管的第二电极与所述驱动晶体管的栅极电连接;所述存储电容的第一极板与所述驱动晶体管的栅极电连接,所述存储电容的第二极板与所述第二电压线电连接。6.一种驱动方法,应用于如权利要求1至5中任一权利要求所述的像素电路,其特征在于,一帧时间包括多个停止发光阶段,所述多个停止发光阶段分别包括重置时间段;所述驱动方法包括:在所述停止发光阶段,发光控制电路在发光控制信号的控制下,控制第二电压线与驱动电路的第一端之间断开,控制驱动电路的第二端与发光元件的第一极之间断开;在所述重置时间段,所述第一重置电路在所述重置控制信号的控制下,将第一重置电压信号写入发光元件的第一极,以使得所述发光元件不发光。7.如权利要求6所述的驱动方法,其特征在于,所述重置时间段包括所述停止发光阶段的开始时间。8.一种显示装置,其特征在于,包括显示基板,所述显示基板包括基底,以及设置于所述基底的显示区域的多行多列如权利要求1至5中任一权利要求所述的像素电路,以及,设置于所述基底的周边区域的重置控制信号生成模组;所述重置控制信号生成模组包括多级重置控制信号生成电路,所述重置控制信号生成电路用于生成重置控制信号。9.如权利要求8所述的显示装置,其特征在于,所述重置控制信号生成电路与相邻两行所述像素电路电连接,用于为所述相邻两行像素电路提供相应的重置控制信号。10.如权利要求8所述的显示装置,其特征在于,所述重置控制信号生成电路包括第一节点控制电路、第二节点控制电路和输出电路;所述第一节点控制电路分别与第一时钟信号线、第三电压线、第一节点和第二节点电连接,用于在第一时钟信号线提供的第一时钟信号的控制下,控制所述第一节点与所述第三电压线之间连通或断开,在所述第二节点的电位的控制下,控制所述第一节点与所述第一时钟信号线之间连通或断开;所述第二节点控制电路分别与所述第一时钟信号线、输入端、所述第二节点、所述第一节点、第四电压线和第二时钟信号线电连接,用于在所述第一时钟信号的控制下,控制所述第二节点与所述输入端之间连通或断开,在所述第一节点的电位和所述第二时钟信号线提供的第二时钟信号的控制下,控制所述第二节点与所述第四电压线之间连通或断开;所述输出电路分别与所述第一节点、第三节点、第四电压线、第二时钟信号线和重置控制信号输出端电连接,用于维持所述第一节点的电位,根据所述重置控制信号输出端的电位,控制所述第二节点的电位,并用于在所述第一节点的电位的控制下,控制所述重置控制信号输出端与所述第四电...

【专利技术属性】
技术研发人员:施昆雁王刚颜海龙张锴
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1