一种CPU深度休眠功能测试电路制造技术

技术编号:29895276 阅读:35 留言:0更新日期:2021-09-01 00:29
本实用新型专利技术揭示了一种CPU深度休眠功能测试电路,包括由处理器、唤醒逻辑单元、深度休眠驱动单元、RTC构成的基础电路,其中深度休眠驱动单元信号接入电源管理单元并面向处理器供能,且处理器的状态信号反馈接入深度休眠驱动单元,RTC通过唤醒逻辑单元传递唤醒信号至处理器及其电源管理单元。特别地,该测试电路设有与处理器信号互联的备份寄存器,备份寄存器内预设有唤醒次数,并对应处理器唤醒状态计数,处理器通过GPIO输出测试结果。应用本实用新型专利技术测试电路,能够按需精确设定进入深度休眠模式下唤醒的次数,并为测试结果的信号反馈提供了直观而准确的交互方式。

【技术实现步骤摘要】
一种CPU深度休眠功能测试电路
本技术涉及芯片测试设备领域,尤其涉及一种用于进入深度休眠状态的CPU进行唤醒几率评定的测试电路。
技术介绍
为了降低功耗,在没有任务时芯片会进入休眠模式,深度休眠模式standby会最大限度降低功耗。在进入standby后绝大部分单元模组关闭,CPU和数字功能模块会停止工作。在测试standby功能的时候,会先通知CPU进入standby,然后再唤醒CPU。假设通过实时时钟芯片的Alarm定期唤醒CPU。为了增加芯片standby功能的可靠性,减小无法唤醒的几率,一般会多次循环让芯片进入standby再唤醒。目前测试不能很放方便地设定循环的次数,对CPU被从standby唤醒的实际次数无法准确把握。
技术实现思路
为了克服现有技术的不足,本技术的目的旨在提出一种CPU深度休眠功能测试电路,并以此改善测试过程面向工作人员的掌控性。本技术的上述目的,将通过以下技术方案得以实现:一种CPU深度休眠功能测试电路,包括由处理器、唤醒逻辑单元、深度休眠驱动单元、实时时钟单元构成的基础电路,本文档来自技高网...

【技术保护点】
1.一种CPU深度休眠功能测试电路,包括由处理器、唤醒逻辑单元、深度休眠驱动单元、实时时钟单元构成的基础电路,其中深度休眠驱动单元信号接入电源管理单元并面向处理器供能,且处理器的状态信号反馈接入深度休眠驱动单元,实时时钟单元通过唤醒逻辑单元传递唤醒信号至处理器及其电源管理单元,其特征在于:所述测试电路设有与处理器信号互联的备份寄存器,所述备份寄存器内预设有唤醒次数,并对应处理器唤醒状态计数,所述处理器通过GPIO输出测试结果。/n

【技术特征摘要】
1.一种CPU深度休眠功能测试电路,包括由处理器、唤醒逻辑单元、深度休眠驱动单元、实时时钟单元构成的基础电路,其中深度休眠驱动单元信号接入电源管理单元并面向处理器供能,且处理器的状态信号反馈接入深度休眠驱动单元,实时时钟单元通过唤醒逻辑单元传递唤醒信号至处理器及其电源管理单元,其特征在于:所述测试电路设有与处理器信号互联的备份寄存器,所述备份寄存器内预设有唤醒次数,并对应处理器唤醒状态计数,所述处理器通过GPIO输出测试结果。


2.根据权利要求1所述CP...

【专利技术属性】
技术研发人员:陆网锁徐建华
申请(专利权)人:苏州洪芯集成电路有限公司
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1