连接器使用状态监测装置制造方法及图纸

技术编号:2953962 阅读:165 留言:0更新日期:2012-04-11 18:40
一种连接器使用状态监测装置,包括至少一计时器,其与一被监测连接器连接,在所述连接器开始使用后产生一计时信号及一计数信号;一处理器,其与所述计时器连接,用于接收及处理所述计时信号及计数信号,并产生一包含所述连接器的使用时间和使用次数信息的数据信号;一时钟发生器,其与所述处理器连接,为所述处理器提供工作时钟;和一连接介面,其与所述处理器连接,用于将所述处理器的数据信号输出。上述连接器使用状态监测装置可通过一外接设备直接显示所述连接器的使用时间及使用次数,以便在连接器使用寿命将尽时对其进行更换。

【技术实现步骤摘要】

本专利技术涉及一种连接器使用状态监测装置
技术介绍
连接器在使用过程中由于频繁的插拔,不可避免的会出现磨损,连接器磨损后会影响其 传输信号的稳定性和完整性,因此对于一些精密连接器(例如光纤资料通道连接器,HSSDC C0画ECTER)就需要在使用时对其使用时间和使用次数进行监测,在其使用寿命将尽时及时 进行更换,避免因此影响数据传输。
技术实现思路
鉴于以上内容,有必要提供一种连接器使用状态监测装置,在连接器使用过程中对其使 用时间及使用次数进行监测,便于及时了解连接器的使用状态,以便在连接器使用寿命将尽 时及时对其进行更换。一种连接器使用状态监测装置,包括至少一计时器,其与一被监测连接器连接,在所述 连接器开始使用后产生一计时信号及一计数信号; 一处理器,其与所述计时器连接,用于接 收及处理所述计时信号及计数信号,并产生一包含所述连接器的使用时间和使用次数信息的 数据信号; 一时钟发生器,其与所述处理器连接,为所述处理器提供工作时钟;和一连接介 面,其与所述处理器连接,用于将所述处理器的数据信号输出。上述连接器使用状态监测装置通过与被测连接器连接的计时器发送一计时信号及一计数 信号,再通过所述处理器对所述连接器的使用时间及使用次数进行记录,最后可通过一外接 设备直接显示所述连接器的使用时间及使用次数,便于实时了解所述连接器的使用状态,以 便在连接器使用寿命将尽时对其进行更换。附图说明下面结合附图及较佳实施方式对本专利技术作进一步详细描述 图1是本专利技术连接器使用状态监测装置较佳实施方式的电路图。 具体实施例方式参考图l,本专利技术连接器使用状态监测装置的较佳实施方式包括一计时器12、 一处理器 14、 一时钟发生器16及一连接介面18。所述计时器12与一连接器20连接,在所述连接器20开 始使用后所述计时器12产生一计时信号及一计数信号,所述处理器14与所述计时器12连接,接收所述计时信号及计数信号,对所述连接器20的使用时间及使用次数进行纪录,并产生一 包含所述连接器使用时间和次数信息的数据信号,所述时钟发生器16与所述处理器14连接以 为其提供工作时钟,所述连接介面18与所述处理器14连接,用于将所述处理器14与一外接设 备连接,以通过所述外接设备显示所述连接器20的使用时间和次数信息。所述计时器12为一DS2417型一线式时钟芯片,其包括一电源引脚VDD、 一接地引脚GND、 两晶振引脚X1和X2、 一数据引脚1-WIRE及一中断引脚INT,所述电源引脚VDD与所述连接器 20的一电源端VCC连接,使所述计时器12与所述连接器20同步上电工作;所述接地引脚GND接 地;所述晶振引脚X1和X2之间连接一第一晶振C1,为所述计时器12提供计时时钟;所述数据 引脚1-WIRE及中断引脚INT均与所述处理器14连接,以分别传输一计数信号及一计时信号。所述处理器14包括至少一对数据引脚P1和P2、 一信号发送引脚TXD、 一信号接收引脚 RXD及若干时钟引脚,所述时钟引脚包括一地址锁存引脚ALE、 一读写引脚WD、 一数据选通引 脚RD、 一输入输出引脚PO及一中断请求引脚INT。所述数据引脚P1和P2分别与所述计时器12 的数据引脚1-WIRE和中断引脚INT对应连接,用以分别接收所述计数信号及计时信号。所述 处理器14对所述计数信号及计时信号进行处理后产生一包含所述连接器使用时间和使用次数 信息的数据信号,并通过其信号发送引脚TXD和信号接收引脚RXD传输到所述连接介面18。所 述地址锁存引脚ALE、读写引脚WD、数据选通引脚RD、输入输出引脚PO及中断请求引脚INT分 别与所述时钟发生器16的对应引脚连接,以获取工作时钟。所述时钟发生器16为一实时时钟芯片,其包括若干时钟引脚、 一芯片选择引脚CS、 一时 钟模式引脚MOT及一接地引脚GND,所述时钟引脚包括一地址选通引脚AS、 一读写引脚R/W、 一数据选通引脚DS、 一输入输出引脚AD(0-7)及一中断请求引脚IRQ。所述地址选通引脚AS、 读写引脚R/W、数据选通引脚DS、输入输出引脚AD(0-7)及中断请求引脚IRQ分别对应与所述 处理器14的地址锁存引脚ALE、读写引脚WD、数据选通引脚RD、输入输出引脚PO及中断请求 引脚INT连接,以传输所述处理器14的工作时钟,所述芯片选择引脚CS、时钟模式引脚MOT及 接地引脚GND均接地。所述连接介面18包括一USB接口芯片182及一USB接口184,所述USB接口芯片182包括一信 号发送引脚TXD、 一信号接收引脚RXD、 一对数据传输引脚VD+和VD-及一对晶振引脚X1和X2, 所述晶振引脚X 1和X2之间连接一第二晶振C2 ,为所述USB接口芯片182提供工作时钟,所述信 号发送引脚TXD及信号接收引脚RXD分别对应与所述处理器14的信号接收引脚RXD和信号发送 引脚TXD连接,以获取所述数据信号,所述数据传输引脚VD+和VD-与所述USB接口184的对应 引脚相连接,将所述数据信号传输到所述USB接口184,所述USB接口184的电源引脚连接一5V电源,接地引脚接地。所述连接器20被接入一工作系统后,所述计时器12同步上电工作,通过所述数据引脚 l-WIRE发送所述计数信号,所述处理器14接收所述计数信号后对所述连接器20的使用次数加 一,本较佳实施方式中所述第一晶振C1为32. 768腿z,因此每隔大约34. 17分钟所述计时器 12即通过所述中断引脚INT发送所述计时信号,所述处理器14接收所述计时信号后对所述连 接器20的使用时间增加34. 17分钟,并即时将所述连接器20的使用时间和使用次数等信息整 合为一数据信号通过所述连接介面18传输到一外接设备(例如电脑或笔记本电脑),从而通 过所述外接设备显示所述连接器20的使用时间和次数信息,完成对所述连接器20使用状态的 监测,以便在其使用寿命将尽时进行更换,从而保证所述连接器20传输信号的稳定性和完整 性。此外,由于所述处理器14可包括多对数据引脚,因此允许多个计时器12同时与所述处理 器14连接,因此,所述连接器使用状态监测装置可同时监测多个连接器的使用状态。权利要求1.一种连接器使用状态监测装置,包括至少一计时器,其与一被监测连接器连接,在所述连接器开始使用后产生一计时信号及一计数信号;一处理器,其与所述计时器连接,用于接收及处理所述计时信号及计数信号,并产生一包含所述连接器的使用时间和使用次数信息的数据信号;一时钟发生器,其与所述处理器连接,为所述处理器提供工作时钟;和一连接介面,其与所述处理器连接,用于将所述处理器的数据信号输出。全文摘要一种连接器使用状态监测装置,包括至少一计时器,其与一被监测连接器连接,在所述连接器开始使用后产生一计时信号及一计数信号;一处理器,其与所述计时器连接,用于接收及处理所述计时信号及计数信号,并产生一包含所述连接器的使用时间和使用次数信息的数据信号;一时钟发生器,其与所述处理器连接,为所述处理器提供工作时钟;和一连接介面,其与所述处理器连接,用于将所述处理器的数据信号输出。上述连接器使用状态监测装置可通过一外接设备直接显示所述连接器的使用时间及使用次数,以便在连接器使用寿命将尽时对其进行更换本文档来自技高网...

【技术保护点】
一种连接器使用状态监测装置,包括:至少一计时器,其与一被监测连接器连接,在所述连接器开始使用后产生一计时信号及一计数信号;一处理器,其与所述计时器连接,用于接收及处理所述计时信号及计数信号,并产生一包含所述连接器的使用时间和使用次数信息的数据信号;一时钟发生器,其与所述处理器连接,为所述处理器提供工作时钟;和 一连接介面,其与所述处理器连接,用于将所述处理器的数据信号输出。

【技术特征摘要】

【专利技术属性】
技术研发人员:袁广东王先明黄种棋胡蓉
申请(专利权)人:鸿富锦精密工业深圳有限公司鸿海精密工业股份有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利