在快闪内存芯片中存储程序和数据的方法技术

技术编号:2885991 阅读:289 留言:0更新日期:2012-04-11 18:40
一种在快闪内存芯片中存储程序和数据的方法,先将CPU的程序和数据库读写程序全部存储在快闪内存芯片中,再将数据存储在快闪内存芯片中,上电初始化时,将存储在快闪内存芯片中数据库读写程序代码移到CPU的内存中,并将函数指针指向该内存,调用所述函数指针,可对快闪内存芯片中的数据库进行读写操作。用一块快闪内存芯片同时作为程序存储区和数据存储区,可以大大地节约成本,同时可使有关电路简化。(*该技术在2019年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及快闪内存芯片的一种使用方法。在一些通讯设备中,如现有的一些SDH设备中的交叉板、支路板、光线路板等,在单板上电初始化时需要向主控板申请配置数据,因单板数量较多,容易造成通信拥挤。为解决这一问题,在这些单板上设置数据库,将配置数据存在单板上和数据库中,这样初始化时就不需要向主控板申请配置数据,显著减少通信量。在这些单板上设置数据库,通常用两块快闪内存(FLASH MEMORY)芯片,一块用作CPU的程序存储区,另一块用作数据存储区。用两块快闪内存芯片是因为快闪内存芯片在写期间是不能读的,用常规方法必须将程序和数据分别存储在不同的芯片里。用两块快闪内存芯片来存储程序和数据,一般情况下每块芯片的空间都有一半以上没有利用,单板上的走线也比较复杂。本专利技术的目的是提供快闪内存芯片的一种新的使用方法,能在一块快闪内存芯片上同时存储程序和数据。本专利技术的目的是这样实现的将在单板上用作CPU的程序存储区的快闪内存芯片(FLASH MEMORY)同时用作程序存储区和数据存储区,其特征在于包括以下步骤(1)将程序全部存储在快闪内存芯片中;(2)将数据存储在快闪内存芯片中;(3)上电初始化时,将数据库读写程序代码移到CPU的内存中,并将函数指针指向该内存;(4)调用所述函数指针,对快闪内存芯片中的数据库进行读写操作。下面用具体实施例对本专利技术作进一步说明。在SDH设备中,STM-4光线路板、2MPDH电支路板中都有用作存储CPU程序的快闪内存芯片。常用的型号为AT29C20芯片的内存空间为256Kbyte,而需要存储的程序和数据都小于128 Kbyte。实施下列步骤可用一块芯片上同时存储程序和数据(1)将CPU的程序和数据库读写程序全部存储在AT29C20芯片中;(2)将数据存储在AT29C20芯片中;(3)上电初始化时,将存储在AT29C20芯片中数据库读写程序代码移到CPU的内存中,并将函数指针指向该内存;(4)调用所述函数指针,可对AT29C20芯片中的数据库进行读写操作。采用本专利技术中的方法,用一块快闪内存芯片同时作为程序存储区和数据存储区,可以大大地节约成本,同时可使需要设置数据库的单板布线简化。权利要求1.一种,将用作CPU的程序存储区的快闪内存芯片(FLASH MEMORY)同时用作程序存储区和数据存储区,其特征在于包括以下步骤(1)将程序全部存储在所述快闪内存芯片中;(2)将数据存储在所述快闪芯片中;(3)上电初始化时,将数据库读写程序代码移到所述CPU的内存中,并将函数指针指向该内存;(4)调用所述函数指针,对快闪内存芯片中的数据库进行读写操作。全文摘要一种,先将CPU的程序和数据库读写程序全部存储在快闪内存芯片中,再将数据存储在快闪内存芯片中,上电初始化时,将存储在快闪内存芯片中数据库读写程序代码移到CPU的内存中,并将函数指针指向该内存,调用所述函数指针,可对快闪内存芯片中的数据库进行读写操作。用一块快闪内存芯片同时作为程序存储区和数据存储区,可以大大地节约成本,同时可使有关电路简化。文档编号G11C15/00GK1273397SQ9911619公开日2000年11月15日 申请日期1999年5月21日 优先权日1999年5月21日专利技术者苏卉 申请人:深圳市中兴通讯股份有限公司 本文档来自技高网...

【技术保护点】
一种在快闪内存芯片中存储程序和数据的方法,将用作CPU的程序存储区的快闪内存芯片(FLASH MEMORY)同时用作程序存储区和数据存储区,其特征在于包括以下步骤: (1)将程序全部存储在所述快闪内存芯片中; (2)将数据存储在所述快闪芯片中; (3)上电初始化时,将数据库读写程序代码移到所述CPU的内存中,并将函数指针指向该内存; (4)调用所述函数指针,对快闪内存芯片中的数据库进行读写操作。

【技术特征摘要】

【专利技术属性】
技术研发人员:苏卉
申请(专利权)人:深圳市中兴通讯股份有限公司
类型:发明
国别省市:44[中国|广东]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1