用于记录再现数据的信号处理装置制造方法及图纸

技术编号:2865222 阅读:212 留言:0更新日期:2012-04-11 18:40
本发明专利技术提供一种用于记录再现数据的信号处理装置。在把第1大小的数据写入到存储卡(4)中时,DMA电路(12)对于存储卡控制器(6)传输图像数据直到第1大小的图像数据的写入结束,并且存储卡控制器(6)在每次对于存储卡(4)的比第1大小小的第2大小的图像数据的写入结束时,检查存储卡(4)的状态是否是预定的状态,响应完成了对于存储卡(4)写入第1大小的图像数据,对于CPU(2)输出传输结束中断请求信号。

【技术实现步骤摘要】

本专利技术涉及用于对于记录介质记录再现数据的信号处理装置。
技术介绍
以往,在作为这种信号处理装置的一例的把图像信号作为数字信号记录再现的数码照相机中,作为图像数据等的记录介质使用存储卡。作为存储卡的代表例子,有PC卡,CompactFlash(注册商标)等。在这些卡中使用按照ATA标准所规定的命令进行数据的写入和读出。这些存储卡中,关于CompactFlash(注册商标)的控制方法,公开在CompactFlash Association发行的CF+and CompactFlashSpecification Revision1.4中,关于PC卡公开在PCMCIA/JEIDA发行的PC Card Standard Release7中。例如,在进行数据写入时,主机首先对存储卡发出写入区段命令。接着,等待卡的状态成为可写入数据的状态。卡的状态成为可写入数据的状态,是能够使用卡输出的中断请求信号(IREQ信号)和卡的状态寄存器来进行检测的。当主机检测出IREQ信号的确定(assert有效状态)时,读取卡的状态寄存器,确认就绪标志是就绪状态,数据请求标志是数据请求状态,出错标志不是出错状态等。在确认了这些的情况下,主机可以对于卡进行1个区段的数据写入。在主机对于卡连续写入多个区段的数据的情况下,也需要在每一个区段进行上述那样的卡状态的确认。另外,在主机从存储卡进行数据读出的情况下,也同样在区段读出命令、IREQ信号的确认、状态寄存器值的确认以后可以进行1个区段的数据读出。具有与这种存储卡的接口的系统的例子公开在日本特开平6-337840号公报(对应于USP号5450551)中。在该系统中,对存储卡的数据传输由DMA控制器进行控制。这样,在与存储卡之间的数据传输中能够使用DMA(DirectMemory Access直接存储器访问)。另一方面,使用了CompactFlash(注册商标)或者PCMCIA I/O卡这样的ATA标准的存储卡在每次传输例如1个区段的预定的数据大小时,要求检查卡的状态。从而,在使用DMA进行与存储卡之间的数据传输的情况下,主机把由DMA进行的数据传输的单位取为1个区段,在每一个区段传输中,需要反复进行状态读出、检查和DMA的起动。存储卡在每一个数据传输的单位可以输出中断请求信号(IREQ信号)。通过把该信号连接到CPU的中断请求输入中,CPU能够在每一个区段进行状态检查。当确定了IREQ信号时,CPU首先暂时停止至此为止执行的任务,把关于该任务的寄存器或者栈的值保存到存储器中。而且开始中断处理,进行状态读出和状态值的检查。然后,通过与期望值的比较,进行状态寄存器的就绪标志是就绪状态,数据请求标志是数据请求状态,出错标志不是出错状态等的确认。在与期望值的比较一致的情况下,CPU进行DMA控制器的起动,结束中断处理。由此,能够把1个区段的数据从系统存储器DMA传输到存储卡,或者从存储卡DMA传输到系统存储器中。CPU在至所希望的数据传输结束的期间,通过反复进行这些处理,来实现数据传输。这样,以往需要DMA以1个区段为单位动作,进而在每一个区段确认卡的状态寄存器的值。因此,CPU需要在每一个区段进行中断处理。通常,CPU不仅进行存储卡的处理,还处理电源控制,串行通信,数码照相机情况下的摄影控制这样的各种设备确定的中断请求。进而,CPU还进行栈或者寄存器的保存。从而,卡即使确定了IREQ信号,CPU也不一定立即开始卡状态的读出,将消耗数百微秒这样的时间。由此,在从存储卡确定IREQ信号到DMA控制器开始对于存储卡的数据传输的期间,将产生数百微秒这样的无用时间。如上所述,由于在每次1个区段的处理时确定IREQ信号,其结果加长了传输主机与卡之间的全部所希望的数据的时间。特别是,在数码照相机中该问题十分重要。数码照相机当进行拍摄时生成图像文件,并把该文件记录在存储卡中。从而,在加长了对于存储卡的记录时间的情况下,照相机的用户在拍摄以后,需要等待至能够进行下一次拍摄的时间,将失去拍摄时机。另外,由于CPU在每次1个区段传输时起动中断处理,因此每次停止在该期间执行的其它任务,该任务的执行速度将降低。其结果,例如在数码照相机中,用户接口的响应降低,或者活动图像拍摄能力降低,不能够实现活动图像中的自动曝光或自动白平衡处理,将引起画质的降低。在数码照相机中,通常摄像元件与预定的周期同步读出水平行,进而通过沿着垂直方向反复读出这些行来得到图像信号。这时,需要适当地控制图像的亮度和白平衡。因此数码照相机通过分析所生成的一个画面的图像数据,把其结果作为参数设置在摄像电路中,来适当地控制图像的亮度或者白平衡。从而,一般在称为垂直消隐期间的1帧与1帧之间的时间内,必须完成从图像数据分析到对于摄像电路的参数设置。这时,在进行对于存储卡的数据传输的情况下,由于数据传输占用系统的总线,因此有时到下一个帧之前不能够结束图像的亮度或者白平衡的控制,这种情况下,画质也将降低。
技术实现思路
本专利技术目的在于,解决这样的问题,缩短主机与存储卡之间的数据传输时间,并通过提高信息设备对于存储卡进行数据传输时的处理能力,提高响应或者拍摄能力。上述目的由下述信号处理装置实现,该信号处理装置的特征是,包括微处理器;对于存储器件写入数据的存储器控制装置;根据微处理器的指示,对于存储器控制装置传输处理数据的存储器访问装置,在把第1大小的数据写入到存储器件中时,存储器访问装置对于存储器控制装置传输数据直到第1大小数据的写入结束,并且上述存储器控制装置在每次对于上述存储器件的比上述第1大小小的第2大小的上述数据的写入结束时,检查上述存储器件的状态是否是预定的状态,响应对于上述存储器件完成了上述第1大小的数据的写入,对于上述微处理器输出中断请求信号。另外,上述的目的还由下述信号处理装置实现,该信号处理装置的特征是,具备微处理器;从存储器件读出数据的存储器控制装置;根据微处理器的指示,传输处理由存储器控制装置读出的数据的存储器访问装置,在从上述存储器件读出第1大小的上述数据时,上述存储器访问装置传输从上述存储器控制装置读出的上述数据直到上述第1大小的数据的读出结束,并且上述存储器控制装置在每次进行从上述存储器件读出比上述第1大小小的第2大小的上述数据时,检查上述存储器件的状态是否是预定的状态,响应完成了从上述存储器件读出上述第1大小的数据,对于上述微处理器输出中断请求信号。附图说明附图包含在说明书中并构成其一部分,用于阐述本专利技术的实施方式,并与其描述一起说明本专利技术的原理。图1是表示实施形式的装置的结构的图。图2是表示状态控制电路的状态转移的图。图3是表示数据写入时的处理的流程的图。图4是表示数据写入时的动作的图。图5是表示数据读出时的处理的流程的图。图6是表示数据读出时的动作的图。图7是表示数据传输暂停的动作的图。具体实施例方式根据附图,详细说明本专利技术的优选实施方式。图1是表示作为本专利技术的记录装置或者再现装置的一个实施形式的数码照相机的结构例的图。1是系统总线,由地址总线、数据总线和控制信号构成。2是CPU,控制照相机的工作顺序。14是ROM,写入用于使照相机动作的程序。CPU2能够通过系统总线1以及ROM控制器13读取ROM14,由此,CPU2能够本文档来自技高网
...

【技术保护点】
一种信号处理装置,其特征在于:包括微处理器;对于存储器件写入数据的存储器控制装置;以及根据上述微处理器的指示,对于上述存储器控制装置传输处理上述数据的存储器访问装置,在把第1大小的上述数据写入到上述存 储器件中时,上述存储器访问装置对于上述存储器控制装置传输上述数据直到上述第1大小数据的写入结束,并且上述存储器控制装置在每次对于上述存储器件的比上述第1大小小的第2大小的上述数据的写入结束时,检查上述存储器件的状态是否是预定的状态,响应对于上述存储器件完成了上述第1大小的数据的写入,对于上述微处理器输出中断请求信号。

【技术特征摘要】
JP 2003-8-28 304622/20031.一种信号处理装置,其特征在于包括微处理器;对于存储器件写入数据的存储器控制装置;以及根据上述微处理器的指示,对于上述存储器控制装置传输处理上述数据的存储器访问装置,在把第1大小的上述数据写入到上述存储器件中时,上述存储器访问装置对于上述存储器控制装置传输上述数据直到上述第1大小数据的写入结束,并且上述存储器控制装置在每次对于上述存储器件的比上述第1大小小的第2大小的上述数据的写入结束时,检查上述存储器件的状态是否是预定的状态,响应对于上述存储器件完成了上述第1大小的数据的写入,对于上述微处理器输出中断请求信号。2.根据权利要求1所述的信号处理装置,其特征在于上述存储器控制装置在上述记录介质的状态不是上述预定状态的情况下,停止对于上述记录介质的上述数据的写入。3.根据权利要求1所述的信号处理装置,其特征在于上述存储器控制装置具有把从上述记录介质读出的状态数据与预先设定的比较值进行比较的比较装置,根据上述比较装置的输出检查上述存储器件的状态。4.根据权利要求3所述的信号处理装置,其特征在于上述存储器件在每次写入上述第2大小的数据时输出中断请求,上述存储器控制装置响应上述存储器件发生了中断请求,从上述存储器件读出上述状态数据。5.根据权利要求4所述的信号...

【专利技术属性】
技术研发人员:嵯峨吉博
申请(专利权)人:佳能株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1