【技术实现步骤摘要】
本专利技术涉及一种如通用异步收发器(universal asynchronousreceiver/transmitter,UART)的串行/并行数据转换器,特别涉及一种包含多个串行/并行数据转换器及一控制单元的串行/并行数据转换模块,该控制单元可控制该串行/并行数据转换模块选择性地运作于不同的模式。
技术介绍
相较于同步并行传输(synchronous parallel transmission),异步串行(asynchronous serial)传输具有体积小,价格低廉及传输距离远等优点。举例来说,通用异步收发器(universal asynchronous receiver/transmitter,UART)是一种内含用来控制一计算机(或一处理器)及与该计算机(该处理器)相连接的串行装置(serial device)间的数据传输的微芯片(microchip)的一种异步串行/并行数据转换器。更明确地说,UART所提供该计算机的功能是相似于诸如RS-232的数据终端设备(data terminal equipment,DTE)所提供的数据交换功能,以使该计算机 ...
【技术保护点】
一种计算机系统,其包含:一第一处理器;一第一串行/并行数据转换器,其包含一并行端口及一串行端口;一第二串行/并行数据转换器,其包含一并行端口及一串行端口;以及一控制单元,用来选择性地将该第一处理器电连接于该第 一串行/并行数据转换器的并行端口、将该第一处理器同时电连接于该第一串行/并行数据转换器及该第二串行/并行数据转换器的并行端口、或将该第一处理器电连接于第一串行/并行数据转换器的并行端口并将该第一串行/并行数据转换器的串行端口电连接于该第二串行/并行数据转换器的串行端口。
【技术特征摘要】
1.一种计算机系统,其包含一第一处理器;一第一串行/并行数据转换器,其包含一并行端口及一串行端口;一第二串行/并行数据转换器,其包含一并行端口及一串行端口;以及一控制单元,用来选择性地将该第一处理器电连接于该第一串行/并行数据转换器的并行端口、将该第一处理器同时电连接于该第一串行/并行数据转换器及该第二串行/并行数据转换器的并行端口、或将该第一处理器电连接于第一串行/并行数据转换器的并行端口并将该第一串行/并行数据转换器的串行端口电连接于该第二串行/并行数据转换器的串行端口。2.如权利要求1所述的计算机系统,其另包含一电连接于该第一串行/并行数据转换器的串行端口的串行装置。3.如权利要求1所述的计算机系统,其另包含二串行装置,分别电连接于该第一串行/并行数据转换器的串行端口及该第二串行/并行数据转换器的串行端口。4.如权利要求1所述的计算机系统,其另包含一电连接于该第二串行/并行数据转换器的并行端口第二处理器。5.如权利要求4所述的计算机系统,其中,该第一处理器的工作电压是相同于该第二处理器的工作电压。6.如权利要求4所述的计算机系统,其中,该第一处理器的工作电压是不同于该第二处理器是工作电压。7.如权利要求1所述的计算机系统,其另包含一电位转换器,电连接于该第一串行/并行数据转换器的串行端口及该第二串行/并行数据转换器的串行端口之间,用来调整传输于该第一串行/并行数据转换器的串行端口及该第二串行/并行数据转换器的串行端口之间的数据的电位。8.如权利要求1所述的计算机系统,其中,该控制单元为一逻辑电路。9.如权利要求1所述的计算机系统,其中,该控制单元为一储存于一内存内的程序代码。10.如权利要求1所述的计算机系统,其中,该第一串行/并行数据转换...
【专利技术属性】
技术研发人员:陈仁鹏,刘万贤,
申请(专利权)人:宏达国际电子股份有限公司,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。