像素驱动电路及其驱动方法、显示面板、显示装置制造方法及图纸

技术编号:28562222 阅读:26 留言:0更新日期:2021-05-25 17:57
本发明专利技术实施例提供一种像素驱动电路及其驱动方法、显示面板、显示装置,涉及显示技术领域,可提高显示面板的显示效果。一种像素驱动电路,包括:信号控制子电路在第一扫描信号端和使能信号端的控制下,使信号控制子电路中的驱动晶体管根据第一数据信号端和第一电源电压信号端的信号,向时间控制子电路中的第一晶体管输出驱动信号;时间控制子电路在第二扫描信号端和使能信号端的控制下,根据第一电压信号端、第二电压信号端和第二数据信号端的信号,将来自第二电源电压信号端的第二电源电压信号或者来自第三电源电压信号端的第三电源电压信号传输至第一晶体管的栅极,以通过控制第一晶体管来控制待驱动元件的工作时长。

【技术实现步骤摘要】
像素驱动电路及其驱动方法、显示面板、显示装置
本专利技术涉及显示
,尤其涉及一种像素驱动电路及其驱动方法、显示面板、显示装置。
技术介绍
自发光器件,因其亮度高,色域广的特点,受到广泛关注。然而,由于自发光器件的光电转换特性(包括光电转换效率、均一性和色坐标等),会随着流过该自发光器件的电流的变化而发生改变,例如,在低电流密度下,自发光器件的发光效率会随着电流密度降低而降低。当其应用在显示面板上时,会降低显示灰阶的均一性,导致色偏,影响显示面板的显示效果。
技术实现思路
本专利技术的实施例提供一种像素驱动电路及其驱动方法、显示面板、显示装置,可提高显示面板的显示效果。为达到上述目的,本专利技术的实施例采用如下技术方案:第一方面,提供一种像素驱动电路,包括:信号控制子电路和时间控制子电路;所述信号控制子电路包括驱动晶体管;所述时间控制子电路包括第一晶体管;所述信号控制子电路至少与第一扫描信号端、第一数据信号端、第一电源电压信号端、使能信号端、以及所述时间控制子电路的所述第一晶体管电连接;所述信号控制子电路本文档来自技高网...

【技术保护点】
1.一种像素驱动电路,其特征在于,包括:信号控制子电路和时间控制子电路;所述信号控制子电路包括驱动晶体管;所述时间控制子电路包括第一晶体管;/n所述信号控制子电路至少与第一扫描信号端、第一数据信号端、第一电源电压信号端、使能信号端、以及所述时间控制子电路的所述第一晶体管电连接;/n所述信号控制子电路被配置为在来自所述第一扫描信号端的第一扫描信号和来自所述使能信号端的使能信号的控制下,使所述驱动晶体管根据所述第一数据信号端提供的第一数据信号和所述第一电源电压信号端提供的第一电源电压信号,向所述第一晶体管输出驱动信号;/n所述时间控制子电路还与第二扫描信号端、第二数据信号端、使能信号端、第一电压信...

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括:信号控制子电路和时间控制子电路;所述信号控制子电路包括驱动晶体管;所述时间控制子电路包括第一晶体管;
所述信号控制子电路至少与第一扫描信号端、第一数据信号端、第一电源电压信号端、使能信号端、以及所述时间控制子电路的所述第一晶体管电连接;
所述信号控制子电路被配置为在来自所述第一扫描信号端的第一扫描信号和来自所述使能信号端的使能信号的控制下,使所述驱动晶体管根据所述第一数据信号端提供的第一数据信号和所述第一电源电压信号端提供的第一电源电压信号,向所述第一晶体管输出驱动信号;
所述时间控制子电路还与第二扫描信号端、第二数据信号端、使能信号端、第一电压信号端、第二电压信号端、第二电源电压信号端、第三电源电压信号端以及待驱动元件电连接;所述时间控制子电路被配置为在来自所述第二扫描信号端的第二扫描信号和来自所述使能信号端的使能信号的控制下,根据所述第一电压信号端提供的第一电压信号、所述第二电压信号端提供的第二电压信号和所述第二数据信号端提供的第二数据信号,将来自所述第二电源电压信号端的第二电源电压信号或者来自所述第三电源电压信号端的第三电源电压信号传输至所述第一晶体管的栅极,以通过控制所述第一晶体管来控制所述待驱动元件的工作时长。


2.根据权利要求1所述的像素驱动电路,其特征在于,所述信号控制子电路包括第一驱动子电路、第一数据写入子电路、以及第一控制子电路;
所述第一驱动子电路包括所述驱动晶体管和第一电容;所述第一电容的第一极与所述第一电源电压信号端电连接,所述第一电容的第二极与第一节点电连接;所述驱动晶体管的栅极与所述第一节点电连接;
所述第一数据写入子电路与所述第一扫描信号端、所述第一数据信号端、以及所述第一驱动子电路电连接;所述第一数据写入子电路被配置为在来自所述第一扫描信号端的第一扫描信号的控制下,将来自所述第一数据信号端的第一数据信号和所述驱动晶体管的阈值电压写入所述第一节点,对所述驱动晶体管进行阈值电压补偿;
所述第一控制子电路与所述使能信号端、所述第一电源电压信号端、所述第一驱动子电路、以及所述第一晶体管的第一极电连接;所述第一控制子电路被配置为在来自所述使能信号端的使能信号的控制下,使所述驱动晶体管与所述第一电源电压信号端和所述第一晶体管的第一极电连接,以使所述驱动晶体管根据所述第一数据信号端提供的第一数据信号和所述第一电源电压信号端提供的第一电压信号,向所述第一晶体管输出所述驱动信号。


3.根据权利要求2所述的像素驱动电路,其特征在于,所述信号控制子电路还包括第一复位子电路;
所述第一复位子电路与第一初始信号端、第一复位信号端以及所述第一节点电连接;所述第一复位子电路被配置为在来自所述第一复位信号端的第一复位信号的控制下,将来自所述第一初始信号端的第一初始信号传输至所述第一节点,对所述第一节点进行复位。


4.根据权利要求1-3任一项所述的像素驱动电路,其特征在于,所述时间控制子电路包括第二数据写入子电路、第二驱动子电路、第二控制子电路以及电位控制子电路;
所述第二驱动子电路包括所述第一晶体管和第二电容;所述第一晶体管的栅极与第二节点电连接,所述第二电容的第一极与第三节点电连接,所述第二电容的第二极与第四节点电连接;
所述第二数据写入子电路与所述第二扫描信号端、所述第二数据信号端、所述第二电压信号端、所述第三节点和所述第四节点电连接;所述第二数据写入子电路被配置为在来自所述第二扫描信号端的第二扫描信号的控制下,将来自所述第二数据信号端的第二数据信号写入所述第四节点,将来自所述第二电压信号端的第二电压信号传输至所述第三节点;
所述第二控制子电路与所述使能信号端、所述第一电压信号端、所述第二驱动子电路、以及所述待驱动元件电连接;所述第二控制子电路被配置为在来自所述使能信号端的使能信号的控制下,将来自所述第一电压信号端的第一电压信号传输至所述第四节点,并将所述第一晶体管与所述待驱动元件电连接;
所述电位控制子电路与所述第二节点、所述第三节点、所述第二电源电压信号端、以及所述第三电源电压信号端电连接;所述电位控制子电路被配置为在来自所述第三节点的信号的控制下,将来自所述第二电源电压信号端的第二电源电压信号传输至所述第二节点,或者,将来自所述第三电源电压信号端的第三电源电压信号传输至所述第二节点。


5.根据权利要求2所述的像素驱动电路,其特征在于,所述第一数据写入子电路包括第二晶体管和第三晶体管;
所述第二晶体管的栅极与所述第一扫描信号端电连接,所述第二晶体管的第一极与所述驱动晶体管的第二极电连接,所述第二晶体管的第二极与所述第一节点电连接;
所述第三晶体管的栅极与所述第一扫描信号端电连接,所述第三晶体管的第一极与所述第一数据信号端电连接,所述第三晶体管的第二极与所述驱动晶体管的第一极电连接;
和/或,
所述第一控制子电路包括第四晶体管和第五晶体管;
所述第四晶体管的栅极与所述使能信号端电连接,所述第四晶体管的第一极与所述第一电源电压信号端电连接,所述第四晶体管的第二极与所述驱动晶体管的第一极电连接;
所述第五晶体管的栅极与所述使能信号端电连接,所述第五晶体管的第一极与所述驱动晶体管的第二极电连接,所述第五晶体管的第二极与所述第一晶体管的第一极电连接。


6.根据权利要求3所述的像素驱动电路,其特征在于,所述第一复位子电路包括第六晶体管;
所述第六晶体管的栅极与所述第一复位信号端电连接,所述第六晶体管的第一极与所述第一初始信号端电连接,所述第六晶体管的第二极与所述第一节点电连接。


7.根据权利要求4所述的像素驱动电路,其特征在于,所述第二数据写入子电路包括第七晶体管和第八晶体管;
所述第七晶体管的栅极与所述第二扫描信号端电连接,所述第七晶体管的第一极与所述第二数据信号端电连接,所述第七晶体管的第二极与所述第四节点电连接;
所述第八晶体管的栅极与所述第二扫描信号端电连接,所述第八晶体管的第一极与所述第二电压信号端电连接,所述第八晶体管的第二极与所述第三节点电连接;
和/或,
所述第二控制子电路包括第九晶体管和第十晶体管;
所述第九晶体管的栅极与所述使能信号端电连接,所述第九晶体管的第一极与所述第一电压信号端电连接,所述第九晶体管的第二极与所述第四节点电连接;
所述第十晶体管的栅极与所述使能信号端电连接,所述第十晶体管的第一极与所述第一晶体管的第二极电连接,所述第十晶体管的第二极与所述待驱动元件电连接;
和/或,
所述电位控制子电路包括第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管和第十六晶体管;
所述第十一晶体管的栅极与所述第三节点电连接,所述第十一晶体管的第一极与所述第二电源电压信号端电连接...

【专利技术属性】
技术研发人员:岳晗刘冬妮
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1