一种低功耗显示屏的GIP驱动电路及其控制方法技术

技术编号:28562217 阅读:19 留言:0更新日期:2021-05-25 17:57
本发明专利技术涉及GIP驱动电路技术领域,特别涉及一种低功耗显示屏的GIP驱动电路及其控制方法,包括晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、晶体管T10和电容C1,通过将晶体管T1的源极分别与晶体管T6的栅极、晶体管T7的漏极、晶体管T2的源极、晶体管T3的栅极和电容C1的一端电连接,晶体管T9的漏极分别与晶体管T10的漏极和晶体管T4的源极电连接且晶体管T9的漏极、晶体管T10的漏极和晶体管T4的源极均接栅极走线,这样使得晶体管T4漏极端可以接到直流电压准位,可以有效降低显示屏的功耗,提升显示设备的续航时间和使用寿命。

【技术实现步骤摘要】
一种低功耗显示屏的GIP驱动电路及其控制方法
本专利技术涉及GIP驱动电路
,特别涉及一种低功耗显示屏的GIP驱动电路及其控制方法。
技术介绍
随着信息化社会的不断发展,人们对高分辨率显示屏的需求不断增加,相同尺寸下更高的分辨率往往代表着更加细腻的显示画面。然而更高的分辨率对于显示屏来说,意味着更高的功耗,这样子就减少了续航时间。
技术实现思路
本专利技术所要解决的技术问题是:提供一种低功耗显示屏的GIP驱动电路及其控制方法,可以有效的降低显示屏GIP驱动电路的功耗,提升显示设备的续航时间和使用寿命。为了解决上述技术问题,本专利技术采用的第一种技术方案为:一种低功耗显示屏的GIP驱动电路,包括晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、晶体管T10和电容C1,所述晶体管T1的源极分别与晶体管T6的栅极、晶体管T7的漏极、晶体管T2的源极、晶体管T3的栅极和电容C1的一端电连接,所述晶体管T6的漏极分别与晶体管T7的栅极、晶体管T8的漏极、晶体管T5的源极和晶体管T9的栅极电连接,所述晶体管T9的漏极分别与晶体管T10的漏极和晶体管T4的源极电连接且晶体管T9的漏极、晶体管T10的漏极和晶体管T4的源极均接栅极走线,所述晶体管T5的栅极与晶体管T5的漏极电连接,所述电容C1的另一端与晶体管T3的源极电连接,所述晶体管T6的源极分别与晶体管T7的源极、晶体管T8的源极、晶体管T9的源极和晶体管T10的源极电连接。r>本专利技术采用的第二种技术方案为:一种低功耗显示屏的GIP驱动电路的控制方法,包括以下步骤:S1、在第一时刻,控制晶体管T1的栅极输入高电平;S2、在第二时刻,控制晶体管T5的栅极、晶体管T5的漏极和晶体管T3的漏极均由低电平切换至高电平;所述第二时刻晚于第一时刻;S3、在第三时刻,控制晶体管T5的栅极、晶体管T5的漏极和晶体管T3的漏极均由高电平切换至低电平;所述第三时刻晚于第二时刻;S4、在第四时刻,控制晶体管T2的栅极输入高电平;所述第四时刻晚于第三时刻;S5、在第五时刻,控制晶体管T5的栅极、晶体管T5的漏极和晶体管T3的漏极均输入高电平;所述第五时刻晚于第四时刻。本专利技术的有益效果在于:通过将晶体管T1的源极分别与晶体管T6的栅极、晶体管T7的漏极、晶体管T2的源极、晶体管T3的栅极和电容C1的一端电连接,晶体管T6的漏极分别与晶体管T7的栅极、晶体管T8的漏极、晶体管T5的源极和晶体管T9的栅极电连接,晶体管T9的漏极分别与晶体管T10的漏极和晶体管T4的源极电连接且晶体管T9的漏极、晶体管T10的漏极和晶体管T4的源极均接栅极走线,晶体管T5的栅极与晶体管T5的漏极电连接,电容C1的另一端与晶体管T3的源极电连接,晶体管T6的源极分别与晶体管T7的源极、晶体管T8的源极、晶体管T9的源极和晶体管T10的源极电连接,这样使得晶体管T4漏极端可以接到直流电压准位,可以有效降低显示屏的功耗,提升显示设备的续航时间和使用寿命。附图说明图1为根据本专利技术的一种低功耗显示屏的GIP驱动电路的结构示意图;图2为根据本专利技术的一种低功耗显示屏的GIP驱动电路的控制方法的步骤流程图;图3为根据本专利技术的一种低功耗显示屏的GIP驱动电路的时序波形图。具体实施方式为详细说明本专利技术的
技术实现思路
、所实现目的及效果,以下结合实施方式并配合附图予以说明。请参照图1,本专利技术提供的一种技术方案:一种低功耗显示屏的GIP驱动电路,包括晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、晶体管T10和电容C1,所述晶体管T1的源极分别与晶体管T6的栅极、晶体管T7的漏极、晶体管T2的源极、晶体管T3的栅极和电容C1的一端电连接,所述晶体管T6的漏极分别与晶体管T7的栅极、晶体管T8的漏极、晶体管T5的源极和晶体管T9的栅极电连接,所述晶体管T9的漏极分别与晶体管T10的漏极和晶体管T4的源极电连接且晶体管T9的漏极、晶体管T10的漏极和晶体管T4的源极均接栅极走线,所述晶体管T5的栅极与晶体管T5的漏极电连接,所述电容C1的另一端与晶体管T3的源极电连接,所述晶体管T6的源极分别与晶体管T7的源极、晶体管T8的源极、晶体管T9的源极和晶体管T10的源极电连接。从上述描述可知,本专利技术的有益效果在于:通过将晶体管T1的源极分别与晶体管T6的栅极、晶体管T7的漏极、晶体管T2的源极、晶体管T3的栅极和电容C1的一端电连接,晶体管T6的漏极分别与晶体管T7的栅极、晶体管T8的漏极、晶体管T5的源极和晶体管T9的栅极电连接,晶体管T9的漏极分别与晶体管T10的漏极和晶体管T4的源极电连接且晶体管T9的漏极、晶体管T10的漏极和晶体管T4的源极均接栅极走线,晶体管T5的栅极与晶体管T5的漏极电连接,电容C1的另一端与晶体管T3的源极电连接,晶体管T6的源极分别与晶体管T7的源极、晶体管T8的源极、晶体管T9的源极和晶体管T10的源极电连接,这样使得晶体管T4漏极端可以接到直流电压准位,可以有效降低显示屏的功耗,提升显示设备的续航时间和使用寿命。进一步的,所述晶体管T5的栅极、晶体管T5的漏极和晶体管T3的漏极均接第一时钟信号,所述晶体管T8的栅极和晶体管T10的栅极均接第二时钟信号。进一步的,所述晶体管T4的漏极接电源的正极。进一步的,所述晶体管T6的源极、晶体管T7的源极、晶体管T8的源极、晶体管T9的源极和晶体管T10的源极均接电源的负极。进一步的,所述晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9和晶体管T10均为N沟道MOS管。由上述描述可知,通过N沟道的MOS管能够进一步稳定GIP电路的输出波形,节约了改善GIP制程的成本,优化显示屏的显示效果。请参照图2,本专利技术提供的另一种技术方案:一种低功耗显示屏的GIP驱动电路的控制方法,包括以下步骤:S1、在第一时刻,控制晶体管T1的栅极输入高电平;S2、在第二时刻,控制晶体管T5的栅极、晶体管T5的漏极和晶体管T3的漏极均由低电平切换至高电平;所述第二时刻晚于第一时刻;S3、在第三时刻,控制晶体管T5的栅极、晶体管T5的漏极和晶体管T3的漏极均由高电平切换至低电平;所述第三时刻晚于第二时刻;S4、在第四时刻,控制晶体管T2的栅极输入高电平;所述第四时刻晚于第三时刻;S5、在第五时刻,控制晶体管T5的栅极、晶体管T5的漏极和晶体管T3的漏极均输入高电平;所述第五时刻晚于第四时刻。从上述描述可知,本专利技术的有益效果在于:通过将晶体管T1的源极分别与晶体管T6的栅极、晶体管T7的漏极、晶体管T2的源极、晶体管T3的栅极和电容C1的一端电连接,晶体管T6的漏极分别与晶体本文档来自技高网...

【技术保护点】
1.一种低功耗显示屏的GIP驱动电路,其特征在于,包括晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、晶体管T10和电容C1,所述晶体管T1的源极分别与晶体管T6的栅极、晶体管T7的漏极、晶体管T2的源极、晶体管T3的栅极和电容C1的一端电连接,所述晶体管T6的漏极分别与晶体管T7的栅极、晶体管T8的漏极、晶体管T5的源极和晶体管T9的栅极电连接,所述晶体管T9的漏极分别与晶体管T10的漏极和晶体管T4的源极电连接且晶体管T9的漏极、晶体管T10的漏极和晶体管T4的源极均接栅极走线,所述晶体管T5的栅极与晶体管T5的漏极电连接,所述电容C1的另一端与晶体管T3的源极电连接,所述晶体管T6的源极分别与晶体管T7的源极、晶体管T8的源极、晶体管T9的源极和晶体管T10的源极电连接。/n

【技术特征摘要】
1.一种低功耗显示屏的GIP驱动电路,其特征在于,包括晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9、晶体管T10和电容C1,所述晶体管T1的源极分别与晶体管T6的栅极、晶体管T7的漏极、晶体管T2的源极、晶体管T3的栅极和电容C1的一端电连接,所述晶体管T6的漏极分别与晶体管T7的栅极、晶体管T8的漏极、晶体管T5的源极和晶体管T9的栅极电连接,所述晶体管T9的漏极分别与晶体管T10的漏极和晶体管T4的源极电连接且晶体管T9的漏极、晶体管T10的漏极和晶体管T4的源极均接栅极走线,所述晶体管T5的栅极与晶体管T5的漏极电连接,所述电容C1的另一端与晶体管T3的源极电连接,所述晶体管T6的源极分别与晶体管T7的源极、晶体管T8的源极、晶体管T9的源极和晶体管T10的源极电连接。


2.根据权利要求1所述的低功耗显示屏的GIP驱动电路,其特征在于,所述晶体管T5的栅极、晶体管T5的漏极和晶体管T3的漏极均接第一时钟信号,所述晶体管T8的栅极和晶体管T10的栅极均接第二时钟信号。


3.根据权利要求1所述的低功耗显示屏的GIP驱动电路,其特征在于,所述晶体管T4的漏极接电源的正极。


4.根据权利要求1所述的低功耗显示屏的GIP驱动电路,其特征...

【专利技术属性】
技术研发人员:谢建峰
申请(专利权)人:福建华佳彩有限公司
类型:发明
国别省市:福建;35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1