【技术实现步骤摘要】
正倒计数电路和计数器
本专利技术属于计数器
,尤其涉及一种正倒计数电路和计数器。
技术介绍
计数电路或者计数器应用于多种场合,在一般的IC电路里,单独实现正计数或倒计数可以用D触发器或T触发器通过简单的连接方便的实现,但如果需要正计数和倒计数可以无缝的切换,就需要设计两套电路或者增加信号检测电路等其他电路结构实现,电路结构复杂且成本增加。因此,传统的技术方案中存在电路结构复杂和成本高的问题。
技术实现思路
本专利技术的目的在于提供一种正倒计数电路,旨在解决传统的计数电路存在的电路结构复杂和成本高的问题。本专利技术实施例的第一方面提了一种正倒计数电路,正倒计数电路包括第一信号处理电路、第二信号处理电路和多个触发器电路,所述多个触发器电路包括第一触发器电路至第N触发器电路,所述第一触发器电路至第N触发器电路的输出端分别为第零位至第N-1位;所述第一信号处理电路分别与第二触发器电路至第N触发器电路电性连接,所述第二信号处理电路分别与各所述触发器电路电性连接;所述第一信号处理电路,用于将接收到的正计数控制信号和倒计数控制信号分别转换为正计数触发信号和倒计数触发信号并输出至所述第二触发器电路至第N触发器电路,其中,所述正计数控制信号和所述倒计数控制信号均为低电平有效;所述第二信号处理电路,用于将所述正计数控制信号和所述倒计数控制信号转换为第一时钟信号并输出至各所述触发器电路;所述第一触发器电路,用于在接收到所述第一时钟信号时循环输出高低电平信号; ...
【技术保护点】
1.一种正倒计数电路,其特征在于,包括第一信号处理电路、第二信号处理电路和多个触发器电路,所述多个触发器电路包括第一触发器电路至第N触发器电路,所述第一触发器电路至第N触发器电路的输出端分别为第零位至第N-1位;/n所述第一信号处理电路分别与第二触发器电路至第N触发器电路电性连接,所述第二信号处理电路分别与各所述触发器电路电性连接;/n所述第一信号处理电路,用于将接收到的正计数控制信号和倒计数控制信号分别转换为正计数触发信号和倒计数触发信号并输出至所述第二触发器电路至第N触发器电路,其中,所述正计数控制信号和所述倒计数控制信号均为低电平有效;/n所述第二信号处理电路,用于将所述正计数控制信号和所述倒计数控制信号转换为第一时钟信号并输出至各所述触发器电路/n所述第一触发器电路,用于在接收到所述第一时钟信号时循环输出高低电平信号;/n所述第二触发器电路至第N触发器电路,用于根据所述第一时钟信号、所述正计数触发信号以及前若干个触发器电路输出的高低电平信号输出N-1个对应翻转的高低电平信号,所述N-1个对应翻转的高低电平信号与所述第一触发器电路输出的高低电平信号对应于N位正计数的二进制数值;以 ...
【技术特征摘要】 【专利技术属性】
1.一种正倒计数电路,其特征在于,包括第一信号处理电路、第二信号处理电路和多个触发器电路,所述多个触发器电路包括第一触发器电路至第N触发器电路,所述第一触发器电路至第N触发器电路的输出端分别为第零位至第N-1位;
所述第一信号处理电路分别与第二触发器电路至第N触发器电路电性连接,所述第二信号处理电路分别与各所述触发器电路电性连接;
所述第一信号处理电路,用于将接收到的正计数控制信号和倒计数控制信号分别转换为正计数触发信号和倒计数触发信号并输出至所述第二触发器电路至第N触发器电路,其中,所述正计数控制信号和所述倒计数控制信号均为低电平有效;
所述第二信号处理电路,用于将所述正计数控制信号和所述倒计数控制信号转换为第一时钟信号并输出至各所述触发器电路
所述第一触发器电路,用于在接收到所述第一时钟信号时循环输出高低电平信号;
所述第二触发器电路至第N触发器电路,用于根据所述第一时钟信号、所述正计数触发信号以及前若干个触发器电路输出的高低电平信号输出N-1个对应翻转的高低电平信号,所述N-1个对应翻转的高低电平信号与所述第一触发器电路输出的高低电平信号对应于N位正计数的二进制数值;以及
根据所述第一时钟信号、所述倒计数触发信号以及前若干个触发器电路输出的高低电平信号输出N-1个对应翻转的高低电平信号,所述N-1个对应翻转的高低电平信号与所述第一触发器电路输出的高低电平信号对应于N位倒计数的二进制数值。
2.如权利要求1所述的正倒计数电路,其特征在于,所述正倒计数电路还包括复位电路和时钟电路;
所述复位电路,用于输出复位信号控制所述第一信号处理电路、所述第二信号处理电路和所述多个触发器电路上电复位;
所述时钟电路,用于输出第二时钟信号至所述第一信号处理电路、所述第二信号处理电路和所述多个触发器电路。
3.如权利要求2所述的正倒计数电路,其特征在于,所述第一信号处理电路包括脉冲信号转换电路和触发信号转换电路;
所述脉冲信号转换电路与所述触发信号转换电路连接;
所述脉冲信号转换电路,用于将所述正计数控制信号和所述所述倒计数控制信号分别转换为正计数脉冲信号和倒计数脉冲信号并输出;
所述触发信号转换电路,用于在接收到所述正计数脉冲信号时转换输出所述正计数触发信号,以及在接收到所述倒计数脉冲信号时切换输出所述倒计数触发信号。
4.如权利要求3所述的正倒计数电路,其特征在于,所述脉冲信号转换电路包括第一非门、第二非门、第三非门、第四非门、第五非门、第六非门、第一或非门、第二或非门、第一D触发器和第二D触发器;
所述第一非门的输入端用于输入所述正计数控制信号,所述第一非门的输出端、所述第二非门的输入端和所述第一D触发器的触发信号端互连,所述第三非门的输入端和所述第一D触发器的正相时钟信号端共接用于接收所述第二时钟信号,所述第三非门的输出端与所述第一D触发器的反相时钟信号端连接,所述第一D触发器的复位信号端用于接收所述复位信号,所述第一D触发器的同相位输出端与所述第一或非门的第一输入端连接,所述第二非门的输出端与所述第一或非门的第二输入端连接,所述第一或非门的输出端为所述脉冲信号转换电路的第一信号输出端;
所述第四非门的输入端用于输入所述倒计数控制信号,所述第四非门的输出端、所述第五非门的输入端和所述第二D触发器的触发信号端互连,所述第六非门的输入端和所述第二D触发器的正相时钟信号端共接用于接收所述第二时钟信号,所述第六非门的输出端与所述第二D触发器的反相时钟信号端连接,所述第二D触发器的复位信号端用于接收所述复位信号,所述第二D触发器的同相位输出端与所述第二或非门的第一输入端连接,所述第五非门的输出端与所述第二或非门的第二输入端连接,所述第二或非门的输出端为所述脉冲信号转换电路的第二信号输出端。
技术研发人员:曹进伟,陈孟邦,卢玉玲,邹云根,蔡文前,张丹丹,肖敏,陈航强,林丽菲,
申请(专利权)人:宗仁科技平潭股份有限公司,
类型:发明
国别省市:福建;35
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。