指令传送方法、存储器控制电路单元及存储器存储装置制造方法及图纸

技术编号:27583435 阅读:21 留言:0更新日期:2021-03-10 09:57
本发明专利技术提供一种指令传送方法、存储器控制电路单元及存储器存储装置。所述方法包括:发送多个指令序列以及一状态读取指令序列至电性连接可复写式非易失性存储器模块的存储器接口;以及通过存储器接口存储所述多个指令序列,并将所述状态读取指令序列传送至可复写式非易失性存储器模块。非易失性存储器模块。非易失性存储器模块。

【技术实现步骤摘要】
指令传送方法、存储器控制电路单元及存储器存储装置


[0001]本专利技术涉及一种指令传送方法、存储器控制电路单元及存储器存储装置。

技术介绍

[0002]数字相机、移动电话与MP3播放器在这几年来的成长十分迅速,使得消费者对存储媒体的需求也急速增加。由于可复写式非易失性存储器模块(例如,快闪存储器)具有数据非易失性、省电、体积小,以及无机械结构等特性,所以非常适合内建于上述所举例的各种可携式多媒体装置中。
[0003]一般来说,当存储器管理电路从主机系统接收到用以存取可复写式非易失性存储器模块的一高阶指令(例如,读取指令、写入指令或抹除指令等)时,存储器管理电路需将此高阶指令转换为可复写式非易失性存储器模块可读取的指令序列(亦称为,低阶语言),才可以让可复写式非易失性存储器模块根据此指令序列执行对应的操作。在现有技术中,在将高阶指令转换为指令序列之前,存储器管理电路通常会先通过存储器接口发送一状态读取指令序列至可复写式非易失性存储器模块。当存储器管理电路接收到可复写式非易失性存储器模块根据所述状态读取指令序列所产生的回应信号时,存储器管理电路才会根据此回应信号选择目前要执行的高阶指令,并且将所决定的高阶指令转换为指令序列后传送给可复写式非易失性存储器模块以进行存取操作。
[0004]也就是说,从存储器管理电路产生状态读取指令序列至存储器管理电路传送指令序列至可复写式非易失性存储器模块的两个操作之间通常需要较长的延迟时间。特别是,假设可复写式非易失性存储器模块在前述的延迟时间中一直是处于一准备状态(即,可以用于接收并执行指令序列的状态),则在该延迟时间中实质上并没有执行任何存取可复写式非易失性存储器模块的指令序列,此情况导致可复写式非易失性存储器模块使用效率不佳的问题。
[0005]因此,如何更有效率地发送欲执行的指令序列给可复写式非易失性存储器模块并提升可复写式非易失性存储器模块的使用效率,是本领域技术人员所欲解决的问题之一。

技术实现思路

[0006]本专利技术提供一种指令传送方法、存储器控制电路单元及存储器存储装置,可以提升可复写式非易失性存储器模块的使用效率。
[0007]本专利技术提出一种指令传送方法,用于一可复写式非易失性存储器模块,所述方法包括:发送多个指令序列以及一状态读取指令序列至电性连接所述可复写式非易失性存储器模块的一存储器接口;以及通过所述存储器接口存储所述多个指令序列,并将所述状态读取指令序列传送至所述可复写式非易失性存储器模块。
[0008]在本专利技术的一实施例中,其中所述多个指令序列包括一第一指令序列以及一第二指令序列,所述方法还包括:通过所述存储器接口接收由所述可复写式非易失性存储器模块所回传用以回应所述状态读取指令序列的一回应信号;以及通过所述存储器接口根据所
述回应信号从存储在所述存储器接口中的所述多个指令序列选择所述第一指令序列,并将所述第一指令序列传送至所述可复写式非易失性存储器模块。
[0009]在本专利技术的一实施例中,所述可复写式非易失性存储器模块包括多个存储器子模块,所述第一指令序列用以存取所述多个存储器子模块中的一第一存储器子模块,且所述第二指令序列用以存取所述多个存储器子模块中的一第二存储器子模块。
[0010]在本专利技术的一实施例中,通过所述存储器接口根据所述回应信号从存储在所述存储器接口中的所述多个指令序列选择所述第一指令序列的步骤包括:当所述回应信号用以表示所述第一存储器子模块为一准备状态且所述第二存储器子模块为一忙碌状态时,执行通过所述存储器接口根据所述回应信号从存储在所述存储器接口中的所述多个指令序列选择所述第一指令序列的步骤。
[0011]在本专利技术的一实施例中,其中发送所述多个指令序列以及所述状态读取指令序列至电性连接所述可复写式非易失性存储器模块的所述存储器接口的步骤之前,所述方法还包括:从一主机系统接收用以存取所述可复写式非易失性存储器模块的多个高阶指令;执行一排程操作以排列所述多个高阶指令的一执行顺序;根据所述执行顺序从所述多个高阶指令中选择一第一高阶指令以及一第二高阶指令;以及将所述第一高阶指令转换为一第一指令序列,并且将所述第二高阶指令转换为一第二指令序列。
[0012]本专利技术提出一种存储器控制电路单元,用于控制一可复写式非易失性存储器模块,所述存储器控制电路单元包括:主机接口、存储器接口与存储器管理电路。主机接口用以电性连接至一主机系统。存储器接口用以电性连接至所述可复写式非易失性存储器模块。存储器管理电路电性连接至所述主机接口以及所述存储器接口。所述存储器管理电路用以发送多个指令序列以及一状态读取指令序列至所述存储器接口。所述存储器接口用以存储所述多个指令序列,并将所述状态读取指令序列传送至所述可复写式非易失性存储器模块。
[0013]在本专利技术的一实施例中,所述多个指令序列包括一第一指令序列以及一第二指令序列,所述存储器接口还用以接收由所述可复写式非易失性存储器模块所回传用以回应所述状态读取指令序列的一回应信号。所述存储器接口还用以根据所述回应信号从存储在所述存储器接口中的所述多个指令序列选择所述第一指令序列,并将所述第一指令序列传送至所述可复写式非易失性存储器模块。
[0014]在本专利技术的一实施例中,所述可复写式非易失性存储器模块包括多个存储器子模块,所述第一指令序列用以存取所述多个存储器子模块中的一第一存储器子模块,且所述第二指令序列用以存取所述多个存储器子模块中的一第二存储器子模块。
[0015]在本专利技术的一实施例中,在根据所述回应信号从存储在所述存储器接口中的所述多个指令序列选择所述第一指令序列的运作中,当所述回应信号用以表示所述第一存储器子模块为一准备状态且所述第二存储器子模块为一忙碌状态时,所述存储器接口还用以执行根据所述回应信号从存储在所述存储器接口中的所述多个指令序列选择所述第一指令序列的运作。
[0016]在本专利技术的一实施例中,在发送所述多个指令序列以及所述状态读取指令序列至电性连接所述可复写式非易失性存储器模块的所述存储器接口的运作之前,所述存储器管理电路还用以从所述主机系统接收用以存取所述可复写式非易失性存储器模块的多个高
阶指令。所述存储器管理电路还用以执行一排程操作以排列所述多个高阶指令的一执行顺序。所述存储器管理电路还用以根据所述执行顺序从所述多个高阶指令中选择一第一高阶指令以及一第二高阶指令。所述存储器管理电路还用以将所述第一高阶指令转换为一第一指令序列,并且将所述第二高阶指令转换为一第二指令序列。
[0017]本专利技术提出一种存储器存储装置,包括:连接接口单元、可复写式非易失性存储器模块与存储器控制电路单元。连接接口单元用以电性连接至一主机系统。存储器控制电路单元包括存储器管理电路以及存储器接口,所述存储器控制电路单元电性连接至所述连接接口单元并且通过所述存储器接口电性连接至所述可复写式非易失性存储器模块。所述存储器管理电路用以发送多个指令序列以及一状态读取指令序列至所述存储器接口。所述存储器接口用以存储所述多个指令序列,本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种指令传送方法,用于可复写式非易失性存储器模块,所述方法包括:发送多个指令序列以及状态读取指令序列至电性连接所述可复写式非易失性存储器模块的存储器接口;以及通过所述存储器接口存储所述多个指令序列,并将所述状态读取指令序列传送至所述可复写式非易失性存储器模块。2.根据权利要求1所述的指令传送方法,其中所述多个指令序列包括第一指令序列以及第二指令序列,所述方法还包括:通过所述存储器接口接收由所述可复写式非易失性存储器模块所回传用以回应所述状态读取指令序列的回应信号;以及通过所述存储器接口根据所述回应信号从存储在所述存储器接口中的所述多个指令序列选择所述第一指令序列,并将所述第一指令序列传送至所述可复写式非易失性存储器模块。3.根据权利要求2所述的指令传送方法,其中所述可复写式非易失性存储器模块包括多个存储器子模块,所述第一指令序列用以存取所述多个存储器子模块中的第一存储器子模块,且所述第二指令序列用以存取所述多个存储器子模块中的第二存储器子模块。4.根据权利要求3所述的指令传送方法,其中通过所述存储器接口根据所述回应信号从存储在所述存储器接口中的所述多个指令序列选择所述第一指令序列的步骤包括:当所述回应信号用以表示所述第一存储器子模块为准备状态且所述第二存储器子模块为忙碌状态时,执行通过所述存储器接口根据所述回应信号从存储在所述存储器接口中的所述多个指令序列选择所述第一指令序列的步骤。5.根据权利要求1所述的指令传送方法,其中发送所述多个指令序列以及所述状态读取指令序列至电性连接所述可复写式非易失性存储器模块的所述存储器接口的步骤之前,所述方法还包括:从主机系统接收用以存取所述可复写式非易失性存储器模块的多个高阶指令;执行排程操作以排列所述多个高阶指令的执行顺序;根据所述执行顺序从所述多个高阶指令中选择第一高阶指令以及第二高阶指令;以及将所述第一高阶指令转换为第一指令序列,并且将所述第二高阶指令转换为第二指令序列。6.一种存储器控制电路单元,用于控制可复写式非易失性存储器模块,所述存储器控制电路单元包括:主机接口,用以电性连接至主机系统;存储器接口,用以电性连接至所述可复写式非易失性存储器模块;存储器管理电路,电性连接至所述主机接口以及所述存储器接口,其中所述存储器管理电路用以发送多个指令序列以及状态读取指令序列至所述存储器接口,其中所述存储器接口用以存储所述多个指令序列,并将所述状态读取指令序列传送至所述可复写式非易失性存储器模块。7.根据权利要求6所述的存储器控制电路单元,其中所述多个指令序列包括第一指令序列以及第二指令序列,其中
所述存储器接口还用以接收由所述可复写式非易失性存储器模块所回传用以回应所述状态读取指令序列的回应信号,所述存储器接口还用以根据所述回应信号从存储在所述存储器接口中的所述多个指令序列选择所述第一指令序列,并将所述第一指令序列传送至所述可复写式非易失性存储器模块。8.根据权利要求7所述的存储器控制电路单元,其中所述可复写式非易失性存储器模块包括多个存储器子模块,所述第一指令序列用以存取所述多个存储器子模块中的第一存储器子模块,且所述第二指令序列用以存取所述多个存储器子模块中的第二存储器子模块。9.根据权利要求8所述的存储器控制电...

【专利技术属性】
技术研发人员:何国华陈志铭
申请(专利权)人:群联电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1