当前位置: 首页 > 专利查询>兰州大学专利>正文

一种基于FPGA的二值化加速计算电路制造技术

技术编号:26993850 阅读:27 留言:0更新日期:2021-01-08 14:55
本实用新型专利技术属于FPGA数字集成电路设计技术领域,具体涉及一种基于FPGA的二值化加速计算电路。一种基于FPGA的二值化加速计算电路,包括依次相连的数据缓存模块、第一层卷积计算模块、第一数据缓存模组、第一池化模块、第二数据缓存模组、第二层卷积计算模块、第三数据缓存模组、第二池化模块和全连接计算模块。本实用新型专利技术公开的一种基于FPGA的二值化加速计算电路具有以下有益效果:1、降低了图像处理的功耗和时间;2、提高了图像处理的效率。

【技术实现步骤摘要】
一种基于FPGA的二值化加速计算电路
本技术属于FPGA数字集成电路设计
,具体涉及一种基于FPGA的二值化加速计算电路。
技术介绍
伴随着图像识别准确度要求越来越高,准确识别图像的计算量也随之加大,进而造成传统的使用GPU完成一次计算所需的时间和功耗大大增加。另外,较高的功耗的GPU往往体积较大,使得其难以在移动设备上部署,无法适应移动设备对于图像处理服务的需求。近年FPGA技术快速发展,FPGA具有高灵活性,低功耗等特点,使用FPGA进行加速计算值得探索。
技术实现思路
技术目的:针对上述现有技术的不足,本技术的目的在于公开了一种基于FPGA的二值化加速计算电路。利用FPGA的可并行计算的特点,将二值化神经网络的每个卷积计算模块和池化计算模块设计为全并行模式,全连接层计算设计为部分并行模式,从而大大减少二值化神经网络的计算时间。由于二值化神经网络计算单元采用同或门,可以减少甚至不需要DSP计算单元,大大降低FPGA的资源消耗。技术方案:一种基于FPGA的二值化加速计算电路,包括:数据缓存模块;第本文档来自技高网...

【技术保护点】
1.一种基于FPGA的二值化加速计算电路,其特征在于,包括:/n数据缓存模块;/n第一层卷积计算模块,其设置有N个全并列布设的第一计算单元,所述数据缓存模块的输出端与第一层卷积计算模块的输入端相连,其中:N为大于1的正整数;/n第一数据缓存模组,其设置有N个全并列布设的数据缓存单元,第一计算单元的输出端与第一数据缓存模组中的一数据缓存单元的输入端相连;/n第一池化模块,其设置有N个全并列布设的第二计算单元,所述第一数据缓存模组中的数据缓存单元的输出端与第二计算单元的输入端相连;/n第二数据缓存模组,其设置有N个全并列布设的数据缓存单元,第二计算单元的输出端与第二数据缓存模组的一数据缓存单元的输...

【技术特征摘要】
1.一种基于FPGA的二值化加速计算电路,其特征在于,包括:
数据缓存模块;
第一层卷积计算模块,其设置有N个全并列布设的第一计算单元,所述数据缓存模块的输出端与第一层卷积计算模块的输入端相连,其中:N为大于1的正整数;
第一数据缓存模组,其设置有N个全并列布设的数据缓存单元,第一计算单元的输出端与第一数据缓存模组中的一数据缓存单元的输入端相连;
第一池化模块,其设置有N个全并列布设的第二计算单元,所述第一数据缓存模组中的数据缓存单元的输出端与第二计算单元的输入端相连;
第二数据缓存模组,其设置有N个全并列布设的数据缓存单元,第二计算单元的输出端与第二数据缓存模组的一数据缓存单元的输入端相连;
第二层卷积计算模块,其设置有N个全并列布设的第三计算单元,第二数据缓存模组的数据缓存单元的输出端与第三计算单元的输入端相连;
第三数据缓存模组,其设置有N个全并列布设的数据缓存单元,第三计算单元的输出端与第三数据缓存模组的一数据缓存模块的输入端相连;
第二池化模块,其设置有N个全并列布设的第四计算单元,第三数据缓存模组的数据缓存模块的输出端与第四计算单元的输入端相连;
全连接计算模块,其设置有N个全并列布设的第五计算单元,第四计算单元的输出端与第五计算单元的输入端相连。


2.如权利要求1所述的一种基于F...

【专利技术属性】
技术研发人员:宋家毓王鹏彭应全
申请(专利权)人:兰州大学
类型:新型
国别省市:甘肃;62

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1