集成电路和用于向多个从设备分配地址的方法技术

技术编号:26790753 阅读:74 留言:0更新日期:2020-12-22 17:05
本发明专利技术题为“集成电路和用于向多个从设备分配地址的方法”。本发明专利技术涉及集成电路和用于向多个从设备分配地址的方法。本技术的各种实施方案可提供用于集成电路的方法和系统。所述系统可提供多个集成电路(即,从设备),所述多个集成电路连接到主机设备并且被配置为与所述主机设备通信。每个集成电路可包括寄存器,所述寄存器存储公共默认地址。每个集成电路还可包括接口电路,所述接口电路被配置为用新地址覆写一个集成电路的所述默认地址,同时防止剩余集成电路发生变化。

【技术实现步骤摘要】
集成电路和用于向多个从设备分配地址的方法
本专利技术涉及集成电路和用于向多个从设备分配地址的方法。
技术介绍
许多系统需要由单个主机设备控制的多个从设备。在一些情况下,从设备彼此完全相同,并且具有公共的默认地址。然而,每个从设备都可能需要独立于其他从设备进行操作,因此可能期望的是将每个从设备的默认地址改变为相对于其他从设备的地址唯一的新地址。用于改变默认地址的常规方法需要附加的引脚和/或需要对从设备独立地供电以改变默认地址,这增加了每个从设备和/或系统的总成本。
技术实现思路
本专利技术涉及集成电路和用于向多个从设备分配地址的方法。本技术的各种实施方案可提供用于集成电路的方法和系统。该系统可提供多个集成电路(即,从设备),该多个集成电路连接到主机设备并且被配置为与主机设备(即,主设备)通信。每个集成电路可包括寄存器,该寄存器用于存储公共默认地址。每个集成电路还可包括接口电路,该接口电路被配置为用新地址覆写一个集成电路的默认地址,同时防止剩余集成电路发生变化。本专利技术解决的技术问题是,用于改变多个从设备的默认地址的常规电路和方法需要附加的引脚和/或需要对从设备独立地供电以改变默认地址,这增加了每个从设备和/或系统的总成本。根据第一方面,集成电路包括:第一输入端子,该第一输入端子被适配为接收数据信号;第二输入端子,该第二输入端子被适配为接收时钟信号;计数器电路,该计数器电路被适配为根据振荡器生成计数值;接口电路,该接口电路连接到第一输入端子和第二输入端子,并且包括比较电路和多个触发器电路;其中比较电路和触发器电路被适配为一起操作以生成写保护信号;寄存器,该寄存器与接口电路通信并且被适配为:存储地址;以及从接口电路接收写保护信号;其中写保护信号防止地址发生变化。在一个实施方案中,接口电路包括:多个触发器电路中的第一触发器电路,该第一触发器电路连接到第一输入端子并且被适配为接收数据信号;和多个触发器电路中的第二触发器电路,该第二触发器电路连接到第二输入端子并且被适配为生成输出信号。在一个实施方案中,比较电路被适配为根据输入信号和输出信号生成写保护信号。在一个实施方案中,写保护信号包括高值和低值;并且在以下情况下,写保护信号防止地址发生变化:输出信号为高值;输入信号为低值;并且写保护信号为高值。在一个实施方案中,寄存器的地址包括以下中的一项:默认地址和新地址;并且接口被适配为将寄存器的地址从默认地址改变为新地址。根据第二方面,一种用于向多个从设备分配地址的方法包括:利用主机设备使用默认地址生成第一通信信号;将第一通信信号传输到多个从设备中的每个从设备;利用多个从设备生成多个第一确认信号;将多个第一确认信号传输到主机设备;利用多个从设备生成多个第一计数器值,其中每个第一计数器值根据计数器电路生成;将多个第一计数器值传输到主机设备;将多个第一计数器值中的计数器值识别为最低量值计数器值;以及将第一新地址写入与多个第一计数器值中的最低量值计数器值相关联的从设备。在一个实施方案中,该方法还包括:利用主机设备使用默认地址生成第二通信信号;将第二通信信号传输到多个从设备中的每个从设备;利用多个从设备的一部分生成多个第二确认信号;将多个第二确认信号传输到主机设备;利用多个从设备的该部分生成多个第二计数器值,其中每个第二计数器值根据计数器电路生成;将多个第二计数器值传输到主机设备;将多个第二计数器值中的计数器值识别为最低量值计数器值;以及将第二新地址写入与多个第二计数器值中的最低量值计数器值相关联的从设备。在一个实施方案中,该方法还包括:生成非确认信号;以及将非确认信号传输到主机设备。在一个实施方案中,多个从设备经由公共总线连接到主机设备。在一个实施方案中,该方法还包括防止与除最低量值计数器值之外的计数器值相关联的从设备发生地址变化。本专利技术实现的技术效果是提供一种具有多个从设备的系统,其中可改变每个从设备的默认地址而无需附加的引脚或对从设备独立地供电。附图说明当结合以下示例性附图考虑时,可参照具体实施方式更全面地了解本技术。在以下附图中,通篇以类似附图标记指代各附图中的类似元件和步骤。图1代表性地示出了根据本技术的示例性实施方案的系统;图2为根据本技术的示例性实施方案的系统的真值表;图3代表性地示出了根据本技术的示例性实施方案的接口电路;图4为根据本技术的示例性实施方案的接口电路的真值表;并且图5A至图5B代表性地示出了根据本技术的示例性实施方案的主机设备与多个集成电路之间的通信。具体实施方式本技术可在功能块部件和各种加工步骤方面进行描述。此类功能块可以由任何数量的部件实现,这些部件被配置成执行指定功能并且实现各种结果。例如,本技术可采用可执行多种功能的各种控制器、放大器、信号转换器、开关设备、电流源、电压源、逻辑门、存储器设备、半导体器件诸如晶体管、电容器等。此外,本技术可集成在任何数量的电子系统(诸如汽车、航空、“智能设备”、便携式设备和消费性电子产品)中,并且所描述的系统仅为本技术的示例性应用。参照图1和图3,示例性系统100可被集成在电子设备(未示出)(诸如相机、移动电话、膝上型计算机等)中。例如,系统100可包括主机设备110(即,作为主设备)诸如微控制器以及多个集成电路(即,多个从设备)诸如第一集成电路105(A)、第二集成电路105(B)和第三集成电路105(C),其中集成电路基本上完全相同。在各种实施方案中,每个集成电路105(A)、105(B)、105(C)都可经由数据线115和时钟线150与主机设备110通信。在各种实施方案中,数据线115在主机设备110与每个集成电路105(A)、105(B)、105(C)之间传输数据信号,并且时钟线150在主机设备110与每个集成电路105(A)、105(B)、105(C)之间传输时钟信号。根据示例性实施方案,系统100被配置为I2C(集成电路总线)并且可包括串行计算机总线。因此,数据线115可被称为串行数据线,并且时钟线150可被称为串行时钟线。根据示例性实施方案,每个集成电路105(A)、105(B)、105(C)都可被配置为用于控制致动器(未示出)的驱动器集成电路。因此,多个集成电路中的每个集成电路105(A)、105(B)、105(C)可与相应的致动器通信并且控制相应的致动器。在各种实施方案中,系统100还可包括多个上拉电阻器,诸如连接到数据线115的第一上拉电阻器155和连接到时钟线150的第二上拉电阻器160。每个集成电路105(A)、105(B)、105(C)都可被配置为接收和传输各种数据和时钟信号。例如,每个集成电路105(A)、105(B)、105(C)都可包括:数据端子SDA,该数据端子连接到数据线115并且被配置为传送数据信号;以及时钟端子SCL,该时钟端子连接到时钟线150并且被配置为传送时钟信号。在初始状态期间,所有集成电路105(A)、105(B本文档来自技高网...

【技术保护点】
1.一种集成电路,其特征在于所述集成电路包括:/n第一输入端子,所述第一输入端子被适配为接收数据信号;/n第二输入端子,所述第二输入端子被适配为接收时钟信号;/n计数器电路,所述计数器电路被适配为根据振荡器生成计数值;/n接口电路,所述接口电路连接到所述第一输入端子和所述第二输入端子,并且包括:/n比较电路;和/n多个触发器电路;/n其中所述比较电路和所述触发器电路被适配为一起操作以生成写保护信号;/n寄存器,所述寄存器与所述接口电路通信并且被适配为:/n存储地址;以及/n从所述接口电路接收所述写保护信号;/n其中所述写保护信号防止所述地址发生变化。/n

【技术特征摘要】
20190620 US 16/447,0081.一种集成电路,其特征在于所述集成电路包括:
第一输入端子,所述第一输入端子被适配为接收数据信号;
第二输入端子,所述第二输入端子被适配为接收时钟信号;
计数器电路,所述计数器电路被适配为根据振荡器生成计数值;
接口电路,所述接口电路连接到所述第一输入端子和所述第二输入端子,并且包括:
比较电路;和
多个触发器电路;
其中所述比较电路和所述触发器电路被适配为一起操作以生成写保护信号;
寄存器,所述寄存器与所述接口电路通信并且被适配为:
存储地址;以及
从所述接口电路接收所述写保护信号;
其中所述写保护信号防止所述地址发生变化。


2.根据权利要求1所述的集成电路,其特征在于所述接口电路包括:
所述多个触发器电路中的第一触发器电路,所述第一触发器电路连接到所述第一输入端子并且被适配为接收所述数据信号;和
所述多个触发器电路中的第二触发器电路,所述第二触发器电路连接到所述第二输入端子并且被适配为生成输出信号。


3.根据权利要求2所述的集成电路,其特征在于所述比较电路被适配为根据输入信号和所述输出信号生成所述写保护信号。


4.根据权利要求1所述的集成电路,其特征在于:
所述写保护信号包括高值和低值;并且
在以下情况下,所述写保护信号防止所述地址发生变化:
输出信号为高值;
输入信号为低值;并且
写保护信号为高值。


5.根据权利要求1所述的集成电路,其特征在于:
所述寄存器的所述地址包括以下中的一项:默认地址和新地址;并且
接口被适配为将所述寄存器的所述地址从所述默认地址改变为所述新地址。<...

【专利技术属性】
技术研发人员:武田幸人神谷知德
申请(专利权)人:半导体元件工业有限责任公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1