用于确定极值数值的设备、系统及方法技术方案

技术编号:26691835 阅读:44 留言:0更新日期:2020-12-12 02:44
本发明专利技术的实施例涉及用于确定极值数值的设备、系统及方法。数值可存储于堆栈的文件中,其中所述数值的每一位存储于所述文件的内容可寻址存储器CAM单元中。每一文件可与提供累加器信号的累加器电路相关联。可执行极值搜索操作,其中将比较位序列以逐位方式与所述数值的每一位进行比较。所述累加器电路各自提供指示相关联文件中的所述数值是否为极值的累加器信号。极值搜索操作的实例包含找出所述数值的最大值及所述数值的最小值。

【技术实现步骤摘要】
用于确定极值数值的设备、系统及方法
本专利技术一般来说涉及半导体装置,且更具体来说涉及用于存储位的半导体组件。
技术介绍
半导体逻辑装置可通常以二进制逻辑进行操作,其中信号及信息被存储为一或多个位,所述位中的每一者可处于高逻辑电平或低逻辑电平。可存在其中存储编码为二进制数(其中二进制数的每一数字被存储为位)的若干个数值是有用的若干个应用。举例来说,存储器装置可存储为对存储器的字线的存取操作的计数的数值。在许多应用中,确定存储数值的最大(及/或最小)值可进一步是合意的。举例来说,为了识别已被存取最多次的字线。
技术实现思路
一个方面涉及一种设备。所述设备包括:堆栈,其包括多个文件,其中所述多个文件中的每一者经配置以存储包括多个所存储位的数值;控制逻辑电路,其经配置以将比较信号提供到所述多个文件中的每一者中的所述所存储位中的一者,其中所述多个文件中的每一者经配置以提供多个匹配信号中的一者,所述多个匹配信号中的每一者指示所述比较信号是否匹配所述多个文件中的相关联一者中的所述数值的所述多个所存储位中的所述一者;多个累加器电路,其各自本文档来自技高网...

【技术保护点】
1.一种设备,其包括:/n堆栈,其包括多个文件,其中所述多个文件中的每一者经配置以存储包括多个所存储位的数值;/n控制逻辑电路,其经配置以将比较信号提供到所述多个文件中的每一者中的所述所存储位中的一者,其中所述多个文件中的每一者经配置以提供多个匹配信号中的一者,所述多个匹配信号中的每一者指示所述比较信号是否匹配所述多个文件中的相关联一者中的所述数值的所述多个所存储位中的所述一者;/n多个累加器电路,其各自与所述多个文件中的相应一者相关联,所述多个累加器电路中的每一者包括经配置以存储累加器信号的锁存器电路,其中每一累加器电路经配置以在来自所述多个文件中的所述相关联一者的所述匹配信号指示匹配的情况...

【技术特征摘要】
20190611 US 16/437,8111.一种设备,其包括:
堆栈,其包括多个文件,其中所述多个文件中的每一者经配置以存储包括多个所存储位的数值;
控制逻辑电路,其经配置以将比较信号提供到所述多个文件中的每一者中的所述所存储位中的一者,其中所述多个文件中的每一者经配置以提供多个匹配信号中的一者,所述多个匹配信号中的每一者指示所述比较信号是否匹配所述多个文件中的相关联一者中的所述数值的所述多个所存储位中的所述一者;
多个累加器电路,其各自与所述多个文件中的相应一者相关联,所述多个累加器电路中的每一者包括经配置以存储累加器信号的锁存器电路,其中每一累加器电路经配置以在来自所述多个文件中的所述相关联一者的所述匹配信号指示匹配的情况下使所述累加器信号保持处于第一逻辑电平,且在所述匹配信号不指示匹配的情况下将所述累加器信号改变为第二逻辑电平,除非具有处于所述第一逻辑电平的累加器信号的所述多个文件中的任一者的所述匹配信号中的任一者均不指示匹配,在所述情形下,使所述累加器信号保持处于所述第一逻辑电平。


2.根据权利要求1所述的设备,其中所述多个累加器电路共同耦合到载运任何匹配信号的信号线,且其中所述多个累加器电路中的每一者经配置以在与所述累加器电路相关联的所述匹配信号指示匹配的情况下将所述信号线的电压从第一电压改变为第二电压。


3.根据权利要求2所述的设备,其中所述控制逻辑电路将取样信号共同提供到所述多个累加器电路,且其中响应于所述取样信号,所述多个累加器电路在所述匹配信号中的所述相关联一者不指示匹配的情况下将所述累加器信号的状态从所述第一电平改变为所述第二电平,且其中所述控制逻辑电路响应于所述信号线处于所述第二电压而不提供所述取样信号。


4.根据权利要求1所述的设备,其进一步包括包含多个字线的存储器阵列,其中所述多个文件各自经配置以存储与所述多个字线中的一者相关联的行地址,且其中所述数值与对所述多个字线中的所述一者的存取次数相关联。


5.根据权利要求4所述的设备,其中基于与所述文件相关联的所述累加器信号的所述逻辑电平而刷新与存储于所述多个文件中的所述行地址相关联的受害者地址。


6.根据权利要求1所述的设备,其中所述控制逻辑电路经配置以提供指示所述多个文件中的哪一者与处于所述第一逻辑电平的累加器信号相关联的信号。


7.一种方法,其包括:
将比较位序列提供到包括多个文件的内容可寻址存储器CAM堆栈,其中将每一比较位提供到所述多个文件中的每一文件中的一个CAM单元;
针对所述比较位序列中的每一位执行比较操作,其中所述比较操作包括:
针对所述比较位序列中的每一位确定所述比较位是否匹配所述CAM单元中的所存储位;
针对所述比较位序列中的每一位确定所述比较位是否匹配所述CAM堆栈的所述文件中的任一者中的所述所存储位中的任一者;及
设定各自与所述文件中的一者相关联的多个累加器信号的值,其中当所述比较位不匹配所述所存储位时及当所述比较位匹配所述CAM堆栈的其中所述累加器信号处于第一电平的至少一个文件时,将所述多个累加器信号中的相应一者的所述值从所述第一电平改变为第二电平;及
基于所述多个累加器信号的所述值而确定所述多个文件中的哪一者含有极值。


8.根据权利要求7所述的方法,其中从最高有效位到最低有效位逐位提供所述比较位序列。


9.根据权利要求7所述的方法,其中将每一比较位提供为处于高逻辑电平且所述极值是最大值。


10.根据权利要求7所述的方法,其中将每一比较位提供为处于低逻辑电平且所述极值是最小值。


11.根据权利要求7所述的方法,其进一步包括通过使处于所述电平的所述累加器信号中的一者保持处于所述第一电平且将处于所述第一电平的所述累加器信号中的其余者设定为所述第二电平而解决平局。

【专利技术属性】
技术研发人员:D·B·彭妮J·M·布朗
申请(专利权)人:美光科技公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1