应用于阵列基板的GOA电路、阵列基板及GOA电路的制作方法技术

技术编号:24357871 阅读:74 留言:0更新日期:2020-06-03 02:57
本发明专利技术提供一种应用于阵列基板的GOA电路、阵列基板及GOA电路的制作方法。所述应用于阵列基板的GOA电路包括GOA电路区、与所述GOA电路区相互堆叠设置的总线区及夹设于所述GOA电路区与所述总线区之间的绝缘层,所述绝缘层上开设有过孔,所述GOA电路区与所述总线区通过所述过孔实现电路导通。与相关技术相比,本发明专利技术提供的应用于阵列基板的GOA电路及阵列基板缩小整体边框的宽度,达到显示面板超窄边框的目的,降低了成本,提高了产品竞争力。

The fabrication of Goa circuit, array substrate and Goa circuit applied to array substrate

【技术实现步骤摘要】
应用于阵列基板的GOA电路、阵列基板及GOA电路的制作方法
本专利技术涉及显示装置
,尤其涉及一种应用于阵列基板的GOA电路、阵列基板及GOA电路的制作方法。
技术介绍
阵列基板行驱动(GatedriverOnArray,GOA)技术是直接将栅极驱动电路制作在阵列基板上,实现对Gate逐行扫描的驱动方式,以代替由外接硅芯片制作的驱动芯片的一种技术。GOA技术可实现产品的窄边框甚至无边框设计,以增加客户对显示面板工艺的设计选择,扩展应用领域。然而,如图1所示,相关技术中设置于阵列基板边框的GOA电路包括GOA电路区及与GOA电路区水平并排设置的总线区,其中总线区在总边框中的占比可达1/3甚至1/2,导致GOA电路的整体边框较宽,不符合当下超窄边框的趋势,不具备产品竞争力及价格竞争力。因此,有必要提供一种新的应用于阵列基板的GOA电路、阵列基板及GOA电路的制作方法来解决上述问题。
技术实现思路
针对相关技术中的GOA电路由于总线区与GOA电路区水平并排设置,导致GOA电路的整体边框较宽,影响产本文档来自技高网...

【技术保护点】
1.一种应用于阵列基板的GOA电路,其特征在于,包括:/nGOA电路区;/n总线区,所述总线区与所述GOA电路区相互堆叠设置;及/n绝缘层,所述绝缘层夹设于所述GOA电路区与所述总线区之间,所述绝缘层上开设有过孔,所述GOA电路区与所述总线区通过所述过孔实现电路导通。/n

【技术特征摘要】
1.一种应用于阵列基板的GOA电路,其特征在于,包括:
GOA电路区;
总线区,所述总线区与所述GOA电路区相互堆叠设置;及
绝缘层,所述绝缘层夹设于所述GOA电路区与所述总线区之间,所述绝缘层上开设有过孔,所述GOA电路区与所述总线区通过所述过孔实现电路导通。


2.根据权利要求1所述的应用于阵列基板的GOA电路,其特征在于,所述GOA电路区包括级联的多个GOA电路单元,所述总线区包括多条信号线,设于所述绝缘层上的所述过孔数量为多个,所述GOA电路单元通过对应的所述过孔与对应的所述信号线电连接。


3.根据权利要求2所述的应用于阵列基板的GOA电路,其特征在于,所述信号线包括相互间隔设置的第一信号线、第二信号线、第三信号线及第四信号线,所述过孔包括对应所述第一信号线设置的第一过孔、对应所述第二信号线设置的第二过孔、对应所述第三信号线设置的第三过孔及对应所述第四信号线设置的第四过孔。


4.根据权利要求3所述的应用于阵列基板的GOA电路,其特征在于,所述第一过孔、所述第二过孔、所述第三过孔及所述第四过孔的数量相同。


5.根据权利要求3所述的应用于阵列基板的GOA电路,其特征在于,所述第一过孔、所述...

【专利技术属性】
技术研发人员:吕晓文
申请(专利权)人:深圳市华星光电半导体显示技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1