电力专用处理器设计中的波形缓释测量方法技术

技术编号:24251952 阅读:51 留言:0更新日期:2020-05-22 23:47
本发明专利技术公开了一种在电力专用处理器设计中,通过波形缓释采样值数据验证电力专用算法IP的方法。本方法通过在特定时间内取一段连续数据点,丢弃其余数据,再将采样数据缓慢释放给CPU处理,在不改变外部测试仪器输出的条件下,不仅保证了电力波形数据的连续性,同时成倍的节约了CPU效率,确保电力专用IP的验证,并保证其他IP逻辑功能得到系统完备地验证。

Waveform slow release measurement method in the design of special power processor

【技术实现步骤摘要】
电力专用处理器设计中的波形缓释测量方法
本专利技术公开了一种在电力专用处理器设计中,通过波形缓释延时数据处理方式验证电力专用算法IP的方法。属于电力专用处理器设计验证领域。
技术介绍
芯片设计通常包括芯片的验证,芯片的验证就是验证所设计的逻辑是否符合预期的要求,是否符合原来定义好的规范。电力专用处理器采用可编程门阵列(FPGA)进行原型验证,其性能只有实际处理器的5%~10%。电力专用算法IP每秒至少插值处理每通道1200个(包括数字化采样的SampledValue或传统采样的A/D数据)数据采样点,处理器从电力专用IP搬运数据到内存,导致其他功能无法正常验证,影响芯片验证流程完备性。
技术实现思路
本专利技术的目的在于解决电力专用芯片设计环节中可编程门阵列(FPGA)原型验证效率限制的问题,可节约CPU效率,确保芯片IP功能验证完备性。本专利技术提供了一种电力专用处理器设计中的波形缓释测量方法,包括以下步骤:步骤1:在第一时段Tg内连续地获取采样数据存储至循环队列;步骤2:在接着的第二时段Td不再获本文档来自技高网...

【技术保护点】
1.电力专用处理器设计中的波形缓释测量方法,其特征是,包括以下步骤:/n步骤1:在第一时段Tg内连续地获取采样数据存储至循环队列;/n步骤 2:在接着的第二时段Td 不再获取采样数据, 而丢弃该时段的采样数据;/n步骤 3:从循环队列中取出采样数据在Tg+Td时间段内等间隔地发出释放至CPU中。/n

【技术特征摘要】
1.电力专用处理器设计中的波形缓释测量方法,其特征是,包括以下步骤:
步骤1:在第一时段Tg内连续地获取采样数据存储至循环队列;
步骤2:在接着的第二时段Td不再获取采样数据,而丢弃该时段的采样数据;
步骤3:从循环队列中取出采样数据在Tg+Td时间段内等间隔地发出释放至CPU中。


2.根据权利要求1所述的电力专用处理器设计中的波形缓释测量方法,其特征是,还包括步骤4:在判断循环队列为空后,重新进入步骤1循环处理数据。


3.根据权利要求1所述的电力专用处理器设计中的波形缓释测量方法,其特征是,步骤1中,在第一时段Tg内连续地通过电力专用IP解码SV采样报文获取采样数据。


4.根据权利要求1所述的电力专用芯片设计中的波形缓释测量方法,其特征是,步骤2中,判别循环队...

【专利技术属性】
技术研发人员:李鹏董腾陈新之姚浩丁毅聂冰青秦昌嵩崔岩峰习伟匡晓云
申请(专利权)人:南方电网科学研究院有限责任公司南京国电南自电网自动化有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1