像素电路及其驱动方法、显示装置制造方法及图纸

技术编号:24211517 阅读:27 留言:0更新日期:2020-05-20 17:05
公开一种像素电路及其驱动方法、显示装置,像素电路包括:驱动晶体管、存储电容、稳压电容、数据写入子电路、阈值补偿子电路、复位子电路、感测子电路、发光控制子电路,存储电容的第一端、驱动晶体管的栅极、复位子电路的第一端和阈值补偿子电路的第一端连接于第一节点,存储电容的第二端、感测子电路的第一端和发光器件的第一电极连接于第二节点;感测子电路被配置为,在感测阶段的复位子阶段和显示阶段的复位子阶段,将参考线上的初始电压信号传输至第二节点;以及在感测阶段的发光子阶段,将第二节点的电压传输至参考线,以读取第二节点的电压;阈值补偿子电路被配置为,响应于扫描线的控制,将驱动晶体管的阈值电压写入存储电容中。

Pixel circuit, driving method and display device

【技术实现步骤摘要】
像素电路及其驱动方法、显示装置
本公开涉及显示
,具体涉及一种像素电路及其驱动方法、显示装置。
技术介绍
在有机发光(OLED,OrganicLightEmittingDiode)显示面板中,各个像素单元中的驱动晶体管因制备工艺可能会导致阈值电压存在差异,而且由于温度等因素的影响,驱动晶体管的阈值电压也会产生漂移的现象。各个驱动晶体管的阈值电压的不同也可能会导致发光器件的发光亮度不一致,从而导致显示面板显示不均匀。
技术实现思路
本公开旨在至少解决现有技术中存在的技术问题之一,提供一种像素电路及其驱动方法、显示装置。第一方面,本公开实施例提供一种像素电路,包括:驱动晶体管、存储电容、稳压电容,还包括:数据写入子电路、阈值补偿子电路、复位子电路、感测子电路、发光控制子电路,其中,所述存储电容的第一端、所述驱动晶体管的栅极、所述复位子电路的第一端和所述阈值补偿子电路的第一端连接于第一节点,所述存储电容的第二端、所述感测子电路的第一端和发光器件的第一电极连接于第二节点;所述复位子电路被配置为,响应于复位线的控制,将第一电源线上的电压信号传输至所述第一节点;所述感测子电路被配置为,在感测阶段的复位子阶段和显示阶段的复位子阶段,响应于感测线的控制,将参考线上的初始电压信号传输至所述第二节点;以及在感测阶段的发光子阶段,响应于所述感测线的控制,将所述第二节点的电压传输至所述参考线,以读取所述第二节点的电压;所述阈值补偿子电路被配置为,响应于扫描线的控制,将所述驱动晶体管的第一极和栅极导通,以将所述驱动晶体管的阈值电压写入所述存储电容中;所述数据写入子电路被配置为,响应于扫描线的控制,将数据线上的数据信号传输至所述所述驱动晶体管的第二极;所述发光控制子电路被配置为,响应于发光控制线的控制,将所述驱动晶体管的第一极与所述第一电源线导通,以及将所述驱动晶体管的第二极与所述发光器件导通;所述稳压电容的两端分别连接所述第二节点和所述扫描线;所述数据写入子电路、所述阈值补偿子电路、所述复位子电路、所述感测子电路和所述发光控制子电路均包括至少一个开关晶体管,所述开关晶体管、所述驱动晶体管、所述存储电容和所述稳压电容被布置在依次堆叠且互相绝缘间隔的半导体层、第一金属层、第二金属层和第三金属层中,所述发光器件的第一电极被布置在第四金属层中,所述第四金属层位于所述第三金属层远离所述第二金属层的一侧;所述存储电容包括相对设置的第一极板和第二极板,所述第一极板的至少一部分为所述驱动晶体管的栅极的一部分;所述稳压电容包括相对设置的第三极板和第四极板,所述第三极板的至少一部分与所述扫描线同层。在一些实施例中,所述像素电路还包括:第一栅绝缘层、第二栅绝缘层、层间介质层和第一平坦化层,所述第一栅绝缘层位于所述半导体层与所述第一金属层之间,所述第二栅绝缘层位于所述第一金属层与所述第二金属层之间,所述层间介质层位于所述第二金属层与所述第三金属层之间,所述第一平坦化层位于所述第三金属层与所述第四金属层之间。在一些实施例中,所述复位子电路中的所述开关晶体管包括:复位开关晶体管,所述复位开关晶体管的栅极连接所述复位线,第一极连接所述第一电源线,第二极作为所述复位子电路的第一端。在一些实施例中,所述像素电路还包括第一过孔,所述第一过孔贯穿所述第二栅绝缘层和所述层间介质层,并暴露出所述驱动晶体管的栅极的一部分,所述存储电容的第二极板上设置有第二过孔,所述第二过孔环绕所述第一过孔,且所述第二过孔的侧壁与所述第一过孔的侧壁无接触;所述复位开关晶体管的有源层被布置在所述半导体层中,所述复位开关晶体管的第一极和第二极均被布置在所述第三金属层中,所述复位开关晶体管的第二极通过所述第一过孔与所述驱动晶体管的栅极连接,形成所述第一节点。在一些实施例中,所述感测子电路中的所述开关晶体管包括:感测开关晶体管,所述感测开关晶体管的栅极连接所述感测线,第一极作为所述感测子电路的第一端,第二极连接所述参考线。在一些实施例中,所述像素电路还包括第三过孔,所述第三过孔贯穿所述层间介质层,并暴露出所述存储电容的第二极板的一部分,所述感测开关晶体管的第一极和第二极均被布置在所述第三金属层,所述感测开关晶体管的第一极通过所述第三过孔与所述存储电容的第二极板连接,以形成所述第二节点。在一些实施例中,所述像素电路还包括转接电极,所述转接电极被布置在第五金属层,所述第五金属层位于所述第一平坦化层与所述第四金属层之间,所述第五金属层与所述第四金属层之间设置有第二平坦化层,所述第一平坦化层上设置有第四过孔,所述第四过孔暴露出所述感测开关晶体管的第一极的一部分,所述第二平坦化层设置有第五过孔,所示第五过孔暴露出所述转接电极的一部分,所述发光器件的第一电极通过所述第五过孔与所述转接电极连接,所述转接电极通过所述第四过孔与所述感测开关晶体管的第一极连接。在一些实施例中,所述第四过孔在基底上的正投影与所述第五过孔在所述基底上的正投影无重叠。在一些实施例中,所述阈值补偿子电路中的所述开关晶体管包括:补偿开关晶体管,所述补偿开关晶体管的栅极连接所述扫描线,所述补偿开关晶体管的第一极连接所述驱动晶体管的第一极,所述补偿开关晶体管的第二极作为所述阈值补偿子电路的第一端。在一些实施例中,所述阈值补偿开关晶体管为双栅晶体管。在一些实施例中,所述发光控制子电路中的所述开关晶体管包括:第一控制开关晶体管和第二控制开关晶体管,其中,所述第一控制开关晶体管的栅极连接所述发光控制线,所述第一控制开关晶体管的第一极连接所述第一电源线,所述第一控制开关晶体管的第二极连接所述驱动晶体管的第一极;所述第二控制开关晶体管的栅极连接所述发光控制线,所述第二控制开关晶体管的第一极连接所述驱动晶体管的第二极,所述第二控制开关晶体管的第二极作为所述发光控制子电路的第一端。在一些实施例中,所述数据写入子模块中的开关晶体管包括:写入开关晶体管,所述写入开关晶体管的栅极与所述扫描线连接,第一极与所述数据线连接,第二极与所述驱动晶体管的第二极连接。在一些实施例中,所述存储电容的第二极板和所述稳压电容的第四极板同层设置且材料相同。在一些实施例中,所述存储电容的第二极板和所述稳压电容的第四极板均被布置在所述第二金属层。在一些实施例中,所述感测线与扫描线同层设置且材料相同,所述参考线与所述数据线同层设置且材料相同。在一些实施例中,所述感测线和所述扫描线均被布置在所述第一金属层,所述参考线和所述数据线均被布置在所述第三金属层。在一些实施例中,所述驱动晶体管和所述开关晶体管均为N型晶体管。第二方面,本公开实施例提供一种上述像素电路的驱动方法,包括:在感测阶段的复位子阶段和显示阶段的复位子阶段,所述复位线提供有效电平信号,所述复位子电路将所述第一电源线的电压信号传输至第一节点;以及,所述感测线提供有效电平信号,所述参考线提本文档来自技高网...

【技术保护点】
1.一种像素电路,其特征在于,包括:驱动晶体管、存储电容、稳压电容,还包括:数据写入子电路、阈值补偿子电路、复位子电路、感测子电路、发光控制子电路,其中,/n所述存储电容的第一端、所述驱动晶体管的栅极、所述复位子电路的第一端和所述阈值补偿子电路的第一端连接于第一节点,所述存储电容的第二端、所述感测子电路的第一端和发光器件的第一电极连接于第二节点;/n所述复位子电路被配置为,响应于复位线的控制,将第一电源线上的电压信号传输至所述第一节点;/n所述感测子电路被配置为,在感测阶段的复位子阶段和显示阶段的复位子阶段,响应于感测线的控制,将参考线上的初始电压信号传输至所述第二节点;以及在感测阶段的发光子阶段,响应于所述感测线的控制,将所述第二节点的电压传输至所述参考线,以读取所述第二节点的电压;/n所述阈值补偿子电路被配置为,响应于扫描线的控制,将所述驱动晶体管的第一极和栅极导通,以将所述驱动晶体管的阈值电压写入所述存储电容中;/n所述数据写入子电路被配置为,响应于扫描线的控制,将数据线上的数据信号传输至所述所述驱动晶体管的第二极;/n所述发光控制子电路被配置为,响应于发光控制线的控制,将所述驱动晶体管的第一极与所述第一电源线导通,以及将所述驱动晶体管的第二极与所述发光器件导通;/n所述稳压电容的两端分别连接所述第二节点和所述扫描线;/n所述数据写入子电路、所述阈值补偿子电路、所述复位子电路、所述感测子电路和所述发光控制子电路均包括至少一个开关晶体管,所述开关晶体管、所述驱动晶体管、所述存储电容和所述稳压电容被布置在依次堆叠且互相绝缘间隔的半导体层、第一金属层、第二金属层和第三金属层中,所述发光器件的第一电极被布置在第四金属层中,所述第四金属层位于所述第三金属层远离所述第二金属层的一侧;/n所述存储电容包括相对设置的第一极板和第二极板,所述第一极板的至少一部分为所述驱动晶体管的栅极的一部分;/n所述稳压电容包括相对设置的第三极板和第四极板,所述第三极板的至少一部分与所述扫描线同层。/n...

【技术特征摘要】
1.一种像素电路,其特征在于,包括:驱动晶体管、存储电容、稳压电容,还包括:数据写入子电路、阈值补偿子电路、复位子电路、感测子电路、发光控制子电路,其中,
所述存储电容的第一端、所述驱动晶体管的栅极、所述复位子电路的第一端和所述阈值补偿子电路的第一端连接于第一节点,所述存储电容的第二端、所述感测子电路的第一端和发光器件的第一电极连接于第二节点;
所述复位子电路被配置为,响应于复位线的控制,将第一电源线上的电压信号传输至所述第一节点;
所述感测子电路被配置为,在感测阶段的复位子阶段和显示阶段的复位子阶段,响应于感测线的控制,将参考线上的初始电压信号传输至所述第二节点;以及在感测阶段的发光子阶段,响应于所述感测线的控制,将所述第二节点的电压传输至所述参考线,以读取所述第二节点的电压;
所述阈值补偿子电路被配置为,响应于扫描线的控制,将所述驱动晶体管的第一极和栅极导通,以将所述驱动晶体管的阈值电压写入所述存储电容中;
所述数据写入子电路被配置为,响应于扫描线的控制,将数据线上的数据信号传输至所述所述驱动晶体管的第二极;
所述发光控制子电路被配置为,响应于发光控制线的控制,将所述驱动晶体管的第一极与所述第一电源线导通,以及将所述驱动晶体管的第二极与所述发光器件导通;
所述稳压电容的两端分别连接所述第二节点和所述扫描线;
所述数据写入子电路、所述阈值补偿子电路、所述复位子电路、所述感测子电路和所述发光控制子电路均包括至少一个开关晶体管,所述开关晶体管、所述驱动晶体管、所述存储电容和所述稳压电容被布置在依次堆叠且互相绝缘间隔的半导体层、第一金属层、第二金属层和第三金属层中,所述发光器件的第一电极被布置在第四金属层中,所述第四金属层位于所述第三金属层远离所述第二金属层的一侧;
所述存储电容包括相对设置的第一极板和第二极板,所述第一极板的至少一部分为所述驱动晶体管的栅极的一部分;
所述稳压电容包括相对设置的第三极板和第四极板,所述第三极板的至少一部分与所述扫描线同层。


2.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括:第一栅绝缘层、第二栅绝缘层、层间介质层和第一平坦化层,所述第一栅绝缘层位于所述半导体层与所述第一金属层之间,所述第二栅绝缘层位于所述第一金属层与所述第二金属层之间,所述层间介质层位于所述第二金属层与所述第三金属层之间,所述第一平坦化层位于所述第三金属层与所述第四金属层之间。


3.根据权利要求2所述的像素电路,其特征在于,所述复位子电路中的所述开关晶体管包括:复位开关晶体管,所述复位开关晶体管的栅极连接所述复位线,第一极连接所述第一电源线,第二极作为所述复位子电路的第一端。


4.根据权利要求3所述的像素电路,其特征在于,所述像素电路还包括第一过孔,所述第一过孔贯穿所述第二栅绝缘层和所述层间介质层,并暴露出所述驱动晶体管的栅极的一部分,所述存储电容的第二极板上设置有第二过孔,所述第二过孔环绕所述第一过孔,且所述第二过孔的侧壁与所述第一过孔的侧壁无接触;
所述复位开关晶体管的有源层被布置在所述半导体层中,所述复位开关晶体管的第一极和第二极均被布置在所述第三金属层中,所述复位开关晶体管的第二极通过所述第一过孔与所述驱动晶体管的栅极连接,形成所述第一节点。


5.根据权利要求2所述的像素电路,其特征在于,所述感测子电路中的所述开关晶体管包括:感测开关晶体管,所述感测开关晶体管的栅极连接所述感测线,第一极作为所述感测子电路的第一端,第二极连接所述参考线。


6.根据权利要求5所述的像素电路,其特征在于,所述像素电路还包括第三过孔,所述第三过孔贯穿所述层间介质层,并暴露出所述存储电容的第二极板的一部分,
所述感测开关晶体管的第一极和第二极均被布置在所述第三金属层,所述感测开关晶体管的第一极通过所述第三过孔与所述存储电容的第二极板连接,以形成所述第二节点。


7.根据权利要求6所述的像素电路,其特征在于,所述像素电路还包括转接电极,所述转接电极被布置在第五金属层,所述第五金属层位于所述第一平坦化层与所述第四金属层之间,所述第五金属层与所述第四金属层之间设置有第二平坦化层,
所述第一...

【专利技术属性】
技术研发人员:于子阳王铸李嵬卿胡谦
申请(专利权)人:京东方科技集团股份有限公司成都京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1