当前位置: 首页 > 专利查询>重庆大学专利>正文

应用于时钟展频锁相环的双模分频器制造技术

技术编号:23859893 阅读:43 留言:0更新日期:2020-04-18 13:13
本发明专利技术公开了频率综合器技术领域的应用于时钟展频锁相环的双模分频器,包括累加器、占空比控制器、多路复用器和输出寄存器;所述累加器,用于存储mfcw[14:10]和ms计算过程中的中间结果;所述占空比控制器,用于确保输出时钟ck_m的占空比达到50%;所述多路复用器,用于将ck_m、ck_dd[0]、决定ck_dd[0]是否延迟一个周期的tsel和用于可编程的时钟频率分频具有0相位延迟的ck_d4[0]复用到输出寄存器;所述输出寄存器,用于对分频后的ck_m进行采样,本发明专利技术的分频器应用在具有时钟展频功能的锁相环中,实现小数分频。该分频器根据需要产生8相位的N或N+1分频后的输出信号。

A dual-mode frequency divider for clock spread PLL

【技术实现步骤摘要】
应用于时钟展频锁相环的双模分频器
本专利技术涉及频率综合器
,具体为应用于时钟展频锁相环的双模分频器。
技术介绍
目前常见的分频器有两种,一是注入锁定式分频器(ILFD),有着工作频率高、功耗低的优点,但因为使用了电感,其工作频率范围比较窄,分频比有限。二是基于D触发器的数字分频器,常见有源级耦合型(SCL)和真单相时钟型(TSPC)触发器。SCL结构触发器型分频器适用于超高速电路应用中,但功耗相对较高。而TSPC触发器型分频器工作频率相对更低,但静态功耗也最小。基于此,本专利技术设计了应用于时钟展频锁相环的双模分频器,以解决上述问题。
技术实现思路
本专利技术的目的在于提供应用于时钟展频锁相环的双模分频器,以解决上述
技术介绍
中提出的现有的触发器型分频器在超高速电路应用中功耗相对较高以及触发器型分频器工作频率相对更低,但静态功耗也最小的问题。为实现上述目的,本专利技术提供如下技术方案:应用于时钟展频锁相环的双模分频器,包括累加器、占空比控制器、多路复用器和输出寄存器;所述累加器,用于存储mfcw[14:10]和ms计算过程中的中间结果;所述占空比控制器,用于确保输出时钟ck_m的占空比达到50%;所述多路复用器,用于将ck_m、ck_dd[0]、决定ck_dd[0]是否延迟一个周期的tsel和用于可编程的时钟频率分频具有0相位延迟的ck_d4[0]复用到输出寄存器;所述输出寄存器,用于对分频后的ck_m进行采样。优选的,所述输出时钟ck_m作为输出寄存器的采样元,被ck_d4[7:0]采样输出,得到8相位的分频后时钟ck_dd[7:0]。优选的,所述输出寄存器为真单相钟控寄存器,所述输出寄存器包括由M1和M3构成的反相器D、由VDD,M19、M20与M21、M22构成的交叉耦合反相器。与现有技术相比,本专利技术的有益效果是:1、本专利技术可以产生8相位的分频后输出信号,根据具体分频的小数值选择一路输出,该结构更适合应用在小数分频的锁相环中。本专利技术采用的TSPC结构的D触发器使其静态功耗更小;2、本专利技术的分频器应用在具有时钟展频功能的锁相环中,实现小数分频。该分频器根据需要产生8相位的N或N+1分频后的输出信号。附图说明为了更清楚地说明本专利技术实施例的技术方案,下面将对实施例描述所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本专利技术双模分频器电路整体结构图;图2为本专利技术真单相钟控寄存器结构图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本专利技术保护的范围。请参阅图1-2,本专利技术提供一种技术方案:应用于时钟展频锁相环的双模分频器,包括累加器、占空比控制器、多路复用器和输出寄存器;所述累加器,用于存储mfcw[14:10]和ms计算过程中的中间结果;所述占空比控制器,用于确保输出时钟ck_m的占空比达到50%;所述多路复用器,用于将ck_m、ck_dd[0]、决定ck_dd[0]是否延迟一个周期的tsel和用于可编程的时钟频率分频具有0相位延迟的ck_d4[0]复用到输出寄存器;所述输出寄存器,用于对分频后的ck_m进行采样;其中,所述输出时钟ck_m作为输出寄存器的采样元,被ck_d4[7:0]采样输出,得到8相位的分频后时钟ck_dd[7:0]。需要说明的是,应用于时钟展频锁相环的双模分频器电路整体结构如图1所示,由累加器、占空比控制器、多路复用器和输出寄存器组成。ck_d4[7:0]是一个8相的1.25GHz时钟总线。具有0相位延迟的ck_d4[0]用于可编程的时钟频率分频,除数由mfcw[14:10]和ms的和决定,占空比校正用于确保输出时钟ck_m的占空比约为50%,如公式1的定义。分频后的时钟ck_m作为输出寄存器的采样源,被具有8相位的1.25GHz时钟ck_d4[7:0]采样输出,得到8相位的分频后时钟ck_dd[7:0]。tsel决定ck_dd[0]是否延迟一个周期。更进一步的实施方式为,所述输出寄存器为真单相钟控寄存器,所述输出寄存器包括由M1和M3构成的反相器D、由VDD,M19、M20与M21、M22构成的交叉耦合反相器;需要解释的是,如图2所示,真单相钟控寄存器(TSPCR)的结构图。在时钟低电平阶段,节点A采样M1和M3构成的反相器的D输入,M10对B节点预充电至VDD,M19、M20与M21、M22构成的交叉耦合反相器对处于维持状态,保持之前的输出值;在时钟的上升沿,动态反相器M8~M10求值。如果A在上升沿处是高电平,节点B放电。在时钟高电平阶段,M15~M17导通,将节点B的值输出到C,进而输出到Q。在本说明书的描述中,参考术语“一个实施例”、“示例”、“具体示例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本专利技术的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。以上公开的本专利技术优选实施例只是用于帮助阐述本专利技术。优选实施例并没有详尽叙述所有的细节,也不限制该专利技术仅为所述的具体实施方式。显然,根据本说明书的内容,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本专利技术的原理和实际应用,从而使所属
技术人员能很好地理解和利用本专利技术。本专利技术仅受权利要求书及其全部范围和等效物的限制。本文档来自技高网
...

【技术保护点】
1.应用于时钟展频锁相环的双模分频器,其特征在于:包括累加器、占空比控制器、多路复用器和输出寄存器;/n所述累加器,用于存储mfcw[14:10]和ms计算过程中的中间结果;/n所述占空比控制器,用于确保输出时钟ck_m的占空比达到50%;/n所述多路复用器,用于将ck_m、ck_dd[0]、决定ck_dd[0]是否延迟一个周期的tsel和用于可编程的时钟频率分频具有0相位延迟的ck_d4[0]复用到输出寄存器;/n所述输出寄存器,用于对分频后的ck_m进行采样。/n

【技术特征摘要】
1.应用于时钟展频锁相环的双模分频器,其特征在于:包括累加器、占空比控制器、多路复用器和输出寄存器;
所述累加器,用于存储mfcw[14:10]和ms计算过程中的中间结果;
所述占空比控制器,用于确保输出时钟ck_m的占空比达到50%;
所述多路复用器,用于将ck_m、ck_dd[0]、决定ck_dd[0]是否延迟一个周期的tsel和用于可编程的时钟频率分频具有0相位延迟的ck_d4[0]复用到输出寄存器;
所述输出寄存器,用于对分频后的...

【专利技术属性】
技术研发人员:唐枋李紫晴黄琳清
申请(专利权)人:重庆大学
类型:发明
国别省市:重庆;50

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1